资源列表

« 1 2 ... .75 .76 .77 .78 .79 3180.81 .82 .83 .84 .85 ... 4311 »

[VHDL编程Temp1

说明:rubics cube solver verilog
<harini> 在 2025-02-04 上传 | 大小:3kb | 下载:0

[VHDL编程Temp2

说明:dice game in verilog
<harini> 在 2025-02-04 上传 | 大小:4kb | 下载:0

[VHDL编程Architecture

说明:clock divider in XILINX
<harini> 在 2025-02-04 上传 | 大小:2.93mb | 下载:0

[VHDL编程VHDL

说明:1、 输入信号 clk : 时钟(每个象素点的显示时钟) reset : 复位信号 2、 输出信号 vga_hs_control : 行同步 vga_vs_control : 场同步 vga_read_dispaly : 红 vga_green_dispaly : 绿 vga_blue_dispaly : 蓝 3、 技术参数 clk : 24M hs : 3
<sha> 在 2025-02-04 上传 | 大小:11kb | 下载:0

[VHDL编程lpm_ram

说明:altera LPM_RAM的使用,有简单的程式和模拟结论.大家写的时候可以参考.-altera LPM_RAM the use of a simple programming and simulation findings. we can refer to when writing.
<tupeng> 在 2025-02-04 上传 | 大小:1kb | 下载:0

[VHDL编程295

说明:Verilog代码源程序范例,适合初学者借鉴学习-Verilog source code examples for beginners learning to learn
<张文> 在 2025-02-04 上传 | 大小:150kb | 下载:0

[VHDL编程Xilinx_question

说明::ISE5.1i是Xilinx推出的具有ASIC-strength的设计工具,它充分发掘了VirtexⅡPro系列芯片的潜力;Virtex-II Pro 系列芯片的密度是从40,000门到8,000,000门。同4.1i相比,设计人员在编译时所花的时间得到了成倍提高(从100,000/min增加到200,000门/min)并且在器件速度上增加了40 。-: ISE5.1i is a Xilinx introduced a ASIC-st
<backoff> 在 2025-02-04 上传 | 大小:101kb | 下载:0

[VHDL编程Command

说明:sdram控制器命令接口模块的VHDL源程序文件,可直接用-sdam command model
<liuzhijun> 在 2025-02-04 上传 | 大小:3kb | 下载:0

[VHDL编程pll1

说明:sdram控制器pll命令接口模块的VHDL源程序文件,可直接用-sdram pll
<liuzhijun> 在 2025-02-04 上传 | 大小:2kb | 下载:0

[VHDL编程sdr_sdram

说明:sdram控制器顶层模块的VHDL源程序文件,可直接用-sdr SDRAM
<liuzhijun> 在 2025-02-04 上传 | 大小:3kb | 下载:0

[VHDL编程ripplelab

说明: with orgonal frequencey division multiplextinverilog code for ripple carry adder in veriwe- with orgonal frequencey division multiplextinverilog code for ripple carry adder in veriwell
<kaleem> 在 2025-02-04 上传 | 大小:511kb | 下载:0

[VHDL编程DDS

说明:直接数字信号源的源代码和发生器的设计报告-Direct digital signal source code and design report
<zhaowei> 在 2025-02-04 上传 | 大小:197kb | 下载:0
« 1 2 ... .75 .76 .77 .78 .79 3180.81 .82 .83 .84 .85 ... 4311 »

源码中国 www.ymcn.org