资源列表

« 1 2 ... .54 .55 .56 .57 .58 859.60 .61 .62 .63 .64 ... 4311 »

[VHDL编程psram_controller

说明:PSRAM_CONTROLLER THE CONTROLLER IS USED FOR PSRAM AND AHB BUS IT HAVE FINISH SIMULATION OK FPGA VERIFY OK SYNTHSIS DESIGN COMPILER SPEED TO 200 mhz -THE CONTROLLER IS USED FOR PSRAM AND AHB BUS IT HAVE FINISH SIM
<steven.tung> 在 2025-02-05 上传 | 大小:3kb | 下载:1

[VHDL编程8b10_enc

说明:8B10B是应用最广泛的编码技术。它被用于串行连 接SCSI、串行ATA、光纤链路、吉比特以太网、XAUI(10吉比特接口)、PCIExpress总线、InfiniBand、 SeriaRapidIO、HyperTransport总线以及IEEE1394b接口(火线)技术中。-8b/10b has been widely adopted by a variety of high speed data communication stan
<gg> 在 2025-02-05 上传 | 大小:3kb | 下载:0

[VHDL编程I2C

说明:i2c core : top module
<cuong> 在 2025-02-05 上传 | 大小:3kb | 下载:0

[VHDL编程i2c_master_byte_ctrl

说明:i2c core : i2c master byte control
<cuong> 在 2025-02-05 上传 | 大小:3kb | 下载:0

[VHDL编程spi

说明:SPI 通信模块 接收I2C读取/写入消息,并驱动I2C驱动模块读写I2C设备,发送返回消息 到上位机软件。-SPI communication module receives I2C read/write messages, and drive the I2C driver module to read and write I2C devices, send a return message to the host computer
<吴震> 在 2025-02-05 上传 | 大小:3kb | 下载:0

[VHDL编程dclock

说明:数字秒表设计:设计计时范围为0.01—1h的数字秒表,程序分为分频,计数和显示三个模块-Digital stopwatch design: the design timing range of 0.01-1h digital stopwatch program is divided into three divider, counting and display module
<万里> 在 2025-02-05 上传 | 大小:3kb | 下载:0

[VHDL编程Four-intelligent-responder-

说明:四路智能抢答器的VHDL实现,具有开始和复位功能,同时具有答题倒计时功能-Four intelligent responder VHDL implementation, with start and reset function, simultaneously has the answer countdown function
<杨琦> 在 2025-02-05 上传 | 大小:3kb | 下载:0

[VHDL编程FPGA_tbench

说明:一个actel公司fpga测试台程序,经过编译可以成功运行-A actel company fpga test program can run successfully compiled
<guxinyu> 在 2025-02-05 上传 | 大小:3kb | 下载:0

[VHDL编程jieshouji

说明:无线通信系统中最佳接收机的硬件描述语言,包括匹配滤波器、RAKE接收机的实现。-The realization of the RAKE receiver
<laimeiling> 在 2025-02-05 上传 | 大小:3kb | 下载:0

[VHDL编程chuanb

说明:在qpsk调制模块中,需将码元转换成两位并行的码元输出,它有四种存在形式,正好对应qpsk的四相载波,实现qpsk调制。-Qpsk modulation module code converted into two parallel bit output, which has four in a form exactly corresponds to the qpsk The four-phase carrier to achieve
<柳青> 在 2025-02-05 上传 | 大小:3kb | 下载:0

[VHDL编程watch

说明:基于DE-2的数字跑表设计,并带两种显示功能-DE-2-based digital stopwatch design, with two display
<chenzhiwei> 在 2025-02-05 上传 | 大小:3kb | 下载:0

[VHDL编程tst_bench_top

说明:I2C的测试testbench,测试程序运行状况-I2C-testing testbench, test procedures for operating conditions
<李旭> 在 2025-02-05 上传 | 大小:3kb | 下载:0
« 1 2 ... .54 .55 .56 .57 .58 859.60 .61 .62 .63 .64 ... 4311 »

源码中国 www.ymcn.org