资源列表
[VHDL编程] trivi_generator
说明:trivium code is used to implement both hash and strean cipher,it reduces both time and space<suma> 在 2025-02-05 上传 | 大小:3kb | 下载:0
[VHDL编程] matrix-keyboard-
说明:矩阵键盘控制的FPGA,verilog语言实现,包括rtl,ucf,以及testbench的详尽代码-Exhaustive code matrix keyboard control FPGA, Verilog language, including the rtl, ucf, and testbench<韩飞> 在 2025-02-05 上传 | 大小:3kb | 下载:0
[VHDL编程] serial-port
说明:串口数据采集 包括打开串口和串口初始化函数,在自己开发板测试需更改串口名称-serial port<刘勇> 在 2025-02-05 上传 | 大小:3kb | 下载:0
[VHDL编程] shu-kong-fen-pin-qi
说明:数控分频器的功能就是当在输入端给定不同输入数据时将对输入的时钟信号有不同的分频比,数控分频器就是计数值可并行预置的加法计数器设计完成,方法是将计数溢出与预置数加载输入信号相接即可。利用QuartusII软件,可以用VHDL语言进行编写程序的放法进行对数控分频器的设计。这里不需要很好的数字电路的知识,只要懂得VHDL语句就可以实现对数字电路功能的设计。-NC divider function is that when given diff<xuling> 在 2025-02-05 上传 | 大小:3kb | 下载:0
[VHDL编程] qi-duan-yi-ma-qi
说明: 七段数码是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是2进制的,所以输出表达都是16进制的,为了满足16进制数的译码显示,最方便的方法就是利用译码程序在FPGA\CPLD中来实现。本实验作为7段译码器,输出信号LED7S的7位分别是g、f、e、d、c、b、a,高位在左,低位在右。例如当LED7S输出为“1101101”时,数码管的7个段g、f、e、d、c、b、<xuling> 在 2025-02-05 上传 | 大小:3kb | 下载:0
[VHDL编程] xu-lie-jiance-qi
说明: 序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,当序列检测器连续收到一组串行二进制码后,如果这组码与检测器中预先设置的码相同,则输出1,否则输出0。由于这种检测的关键在于正确码的收到必须是连续的,这就要求检测器必须记住前一次的正确码及正确序列,直到在连续的检测中所收到的每一位码都与预置数的对应码相同。在检测过程中,任何一位不相等都将回到初始状态重新开始检测。 状态机的工作方式就是根据控制信号按照预先设定的状态进行顺序运<xuling> 在 2025-02-05 上传 | 大小:3kb | 下载:0