资源列表

« 1 2 ... .72 .73 .74 .75 .76 3977.78 .79 .80 .81 .82 ... 4311 »

[VHDL编程24T

说明:24小时周期时钟设计,通过quartus模块实现24小时周期时钟,包含模拟的时钟脉冲。-24 hour cycle clock design, through the quartus module to achieve a 24 hour cycle of the clock, including analog clock pulse.
<邓安华> 在 2024-10-11 上传 | 大小:884736 | 下载:0

[VHDL编程Ripple-carry-adder

说明:Ripple carry adder using system verilog
<naim> 在 2024-10-11 上传 | 大小:2835456 | 下载:0

[VHDL编程Sequential-Multiplier

说明:sequential multiplier using system verilog
<naim> 在 2024-10-11 上传 | 大小:2953216 | 下载:0

[VHDL编程state_led_one

说明:基于verilog HDL的状态机8位流水灯(一个按键控制左转和右转),开发环境Diamond 3.7(64-bit);FPGA采用LCMXO2-1200HC-4MG132C;时钟25M;开发板:与非网小脚丫-Based verilog HDL state machine eight light water (a key control buttons turn left and turn right), the development
<申奥迪> 在 2024-10-11 上传 | 大小:203776 | 下载:0

[VHDL编程write

说明:使用golang生成一个coe文件,初始化rom。其中随机产生10000个数值作为初始化值-Use golang generate a coe file to initialize rom. Wherein the randomly generated value as the initial value 10000
<> 在 2024-10-11 上传 | 大小:1024 | 下载:0

[VHDL编程source

说明:FPGA串口,verilog HDL串口收发程序-FPGA serial, verilog HDL serial transceiver procedures
<zkybs> 在 2024-10-11 上传 | 大小:2048 | 下载:0

[VHDL编程yiweijicunqi

说明:移位寄存器的原理图设计,基于quartusII软件。-Shift register schematic design, based quartusII software.
<June> 在 2024-10-11 上传 | 大小:276480 | 下载:0

[VHDL编程DE2-115_labs_verilog

说明:PDF格式的Verilog,DE2-115板的历程-PDF format Verilog, DE2-115 plate course
<June> 在 2024-10-11 上传 | 大小:1396736 | 下载:0

[VHDL编程DE2-115_labs_vhdl

说明:DE2-115板上的,lab-exercise的PDF历程-, Lab-exercise of PDF course DE2-115 board
<June> 在 2024-10-11 上传 | 大小:1542144 | 下载:0

[VHDL编程DE2_115_pin_assignments

说明:de2-115引脚的配置,quartusII的设置-de2-115 configuration pins, quartusII settings
<June> 在 2024-10-11 上传 | 大小:5120 | 下载:0

[VHDL编程liushuideng

说明:流水灯,控制方向,对系统时钟进行分频,奇偶数闪亮-Water lights, control direction, the system clock frequency, odd even flashing
<陈宇璐> 在 2024-10-11 上传 | 大小:2048 | 下载:0

[VHDL编程pinlvji-design-VHDL

说明:使用Altera公司的EP2C35系列的FPGA芯片,利用SOPC-NIOSII-EP2C35开发板设计和仿真一个数字频率计,对1Hz~250KHz 的脉冲进行频率测量,采用等精度测量,即在所测量的整个频段内部,均可实现相同精度的测量,测量精度与频率无关,结果在数码管上显示-The use of Altera EP2C35 series FPGA chip using the SOPC-NIOSII-EP2C35 board desig
<淡然> 在 2024-10-11 上传 | 大小:1367040 | 下载:0
« 1 2 ... .72 .73 .74 .75 .76 3977.78 .79 .80 .81 .82 ... 4311 »

源码中国 www.ymcn.org