资源列表

« 1 2 ... .50 .51 .52 .53 .54 3855.56 .57 .58 .59 .60 ... 4311 »

[VHDL编程video_add_program

说明:基于verilog语言通过SPI通信实现视频叠加系统 -Video overlay system based on Verilog through SPI
<jiangqun> 在 2024-10-13 上传 | 大小:3316736 | 下载:0

[VHDL编程FPGA-while-practicing-learning

说明:FPGACPLD边练边学 快速入门VerilogVHDL》源程序-FPGACPLD while practicing learning- Quick Start VerilogVHDL source program
<jiangqun> 在 2024-10-13 上传 | 大小:2737152 | 下载:0

[VHDL编程baskball

说明:fpga实现篮球定时器,可以两队交替得分,时间为24s-the basketball ,with time and code
<huawei> 在 2024-10-13 上传 | 大小:3295232 | 下载:0

[VHDL编程div

说明:简单的定时器程序,可以在很多地方用到,同时不会有逻辑错误。-Simple timer program that can be used in many places, but there will be no logic errors.
<张雯雯> 在 2024-10-13 上传 | 大小:1024 | 下载:0

[VHDL编程fifo

说明:同步fifo,可以进行读写操作,使用rom ip核进行存储数据,可以作为参考。-Synchronous fifo, read and write operations can be performed using the rom ip core for storing data can be used as a reference.
<张雯雯> 在 2024-10-13 上传 | 大小:2048 | 下载:0

[VHDL编程display

说明:数码管显示程序,支持6个数码管,包括译码和电平检测模块。-Digital tube display program, supports six digital control, including decoding and level detection module.
<张雯雯> 在 2024-10-13 上传 | 大小:2048 | 下载:0

[VHDL编程lab06

说明:设计一4*4bit的寄存器文件 具备一组读端口及一组写端口 通过读端口可从0~3号的任意地址读取数据 通过写端口可向0~3号的任意地址写入数据 读写端口为“全双工”的工作方式 0~3号寄存器的复位值依次为“1、2、4、8” sw4~sw7为写数据端口 sw2~sw3为写地址;sw0~sw1为读地址;led0~led3用来显示读数据;写使能用按键实现;读使能可选 -Design of a 4* 4bit reg
<李元月> 在 2024-10-13 上传 | 大小:285696 | 下载:0

[VHDL编程ISE

说明:设计一4位比较器,画出门级电路图,用verilog语言完成设计。-Design a four comparators, drawing out level circuit diagram, complete the design using verilog language.
<李元月> 在 2024-10-13 上传 | 大小:238592 | 下载:0

[VHDL编程demo11

说明:实现一个8bit计数器 复位时计数值为8‘hF0 复位后,计数器实现累加操作,步长为1,计数值达到8‘hFF后,从0开始继续计数 每0.5秒左右计数值加1 -Implementing a 8bit counter is reset when the count value 8' hF0 reset the counter for accumulator operation, in steps of 1, after
<李元月> 在 2024-10-13 上传 | 大小:301056 | 下载:0

[VHDL编程16FFT

说明:Xilinx的16点傅里叶分析,内有详细说明-The xFFT16 fast Fourier transform (FFT) Core computes a 16-point complex FFT. The input data is a vector of 16 complex values represented as 16-bit 2’s complement numbers – 16-bits for each of
<我是谁> 在 2024-10-13 上传 | 大小:739328 | 下载:0

[VHDL编程1024FFT

说明:Xilinx的1024点傅里叶分析,内有详细说明-The xFFT1024 fast Fourier transform (FFT) Core computes a 1024-point complex FFT. The input data is a vector of 1024 complex values represented as 16-bit 2’s complement numbers – 16-bits for
<我是谁> 在 2024-10-13 上传 | 大小:700416 | 下载:0

[VHDL编程CRC

说明:赛灵思的循环冗余校验(CRC),内服详细说明-The Cyclic Redundancy Check (CRC) is a checksum technique for testing data reliability and correctness. This application note shows how to implement Configurable CRC Modules with LocalLink inte
<我是谁> 在 2024-10-13 上传 | 大小:210944 | 下载:0
« 1 2 ... .50 .51 .52 .53 .54 3855.56 .57 .58 .59 .60 ... 4311 »

源码中国 www.ymcn.org