资源列表

« 1 2 ... .68 .69 .70 .71 .72 3773.74 .75 .76 .77 .78 ... 4311 »

[VHDL编程sell-machine

说明:verilog sell machine 通过robei和vivado设计的建议xilinx测试程序,有助于学习vivado和fpga-verilog vivado xilinx
<Cht> 在 2024-10-15 上传 | 大小:681984 | 下载:0

[VHDL编程fenpin

说明:对m序列进行2ASK调制 包含分频器 m序列发生器 正弦信号发生器 二路选择器4个模块-process m sequence with 2Ask includes frequency divider, m sequence generator, sine signal generator and MUX
<changquan> 在 2024-10-15 上传 | 大小:1198080 | 下载:0

[VHDL编程ppv2

说明:pipeline流水线用MIPS实现,用的是verilog。解决流水线的各种冲突。-pipeline pipeline with MIPS implementation, using verilog. Resolve conflicts pipeline.
<勿苛刻> 在 2024-10-15 上传 | 大小:5018624 | 下载:0

[VHDL编程cf_ad9129_ebz_edk_14_4_2013_03_12.tar

说明:FPGA+DDS+DAC,ADI参考设计-verification of AD9129-EVB based on FPGA
<木子> 在 2024-10-15 上传 | 大小:24576 | 下载:0

[VHDL编程shumaguan

说明:七段数码管驱动,在DE2开发板上通过拨动开关输入数字,在数码管中显示-Seven-segment LED driver, the DE2 board to enter numbers by toggle switch in the digital tube display
<李西平> 在 2024-10-15 上传 | 大小:286720 | 下载:0

[VHDL编程step_motor_fenpin

说明:步进电机驱动,采用Verilog语言分频法设计,可实现一直转动。-Stepper motor drive, using Verilog language crossover method designed to achieve has been rotated.
<李西平> 在 2024-10-15 上传 | 大小:440320 | 下载:0

[VHDL编程DA_TLC5615s-Voltage-on-Digital-tube

说明:使用10位串行DA芯片TLC5615将数字信号转换为模拟信号,开发板DA芯片VDD=5V,VREF=3.3V 计算公式:Vout=VREF*(N/1024) N为10位二进制码 最后使用开发板上AD芯片TLC549将电压显示于数码管上-use 10 serial DA TLC5615 and display on digital tube
<作家> 在 2024-10-15 上传 | 大小:1985536 | 下载:0

[VHDL编程DA_TLC5615_breath-led

说明:使用10位串行DA芯片TLC5615将数字信号转换为模拟信号,开发板DA芯片VDD=5V,VREF=3.3V 计算公式:Vout=VREF*(N/1024) N为10位二进制码 ** 操作过程:根据需求,在程序改变10位二进制数,在DA芯片的Vout脚输出相应电压-breath led
<作家> 在 2024-10-15 上传 | 大小:541696 | 下载:0

[VHDL编程ZZ

说明:基于VHDL硬件描述语言,对CPSK调制的信号进行解调-cpsk feichanghaoyong nizijimanmankan
<王立志> 在 2024-10-15 上传 | 大小:1024 | 下载:0

[VHDL编程test

说明:基于FPGA的数字秒表(数码管扫描)程序。 平台:quartusII 15.0-FPGA-based digital stopwatch (digital scan) program. Platform: quartusII 15.0
<陈明威> 在 2024-10-15 上传 | 大小:3622912 | 下载:0

[VHDL编程FIFO

说明:该代码为FIFO代码,编译环境为Quartus/Xilinx,语言为VerilogHDL-The code for the FIFO code, compile environment Quartus/Xilinx, language VerilogHDL
<韩劭纯> 在 2024-10-15 上传 | 大小:2048 | 下载:0

[VHDL编程03_key_detect_1

说明:该程序为按键防抖程序,编译环境为Quartus/Xilinx,使用语言为VerilogHDL-The program for key stabilization program, the compiler environment Quartus/Xilinx, use language VerilogHDL
<韩劭纯> 在 2024-10-15 上传 | 大小:5397504 | 下载:0
« 1 2 ... .68 .69 .70 .71 .72 3773.74 .75 .76 .77 .78 ... 4311 »

源码中国 www.ymcn.org