资源列表

« 1 2 ... .98 .99 .00 .01 .02 1603.04 .05 .06 .07 .08 ... 4311 »

[VHDL编程jiaotongdeng

说明:假设某个十字路口是由一条主干道和一条次干道汇合而成,在每个方向设置了红,绿,黄3种信号灯。考虑到主,次干道车辆数量不同,主干道每次放行时间较长,次干道每次放行时间较短。当绿灯转换成红灯时,黄灯需要亮(可以闪烁)一小段时间作为信号过度,以便车辆有时间停靠到禁止线外。-Assuming a crossroads by a main road and a second trunk from the convergence in each di
<燕子> 在 2025-03-13 上传 | 大小:371kb | 下载:0

[VHDL编程verilog-RTLevel-Synthesis

说明:本章详细的分析了寄存器传输级综合,ieee最新标准-IEEE Standard for Verilog® Register Transfer Level Synthesis
<王凯> 在 2025-03-13 上传 | 大小:372kb | 下载:0

[VHDL编程vga_display

说明:Basys开发板上实现VGA显示 Basys开发板上实现VGA显示, 经过测试运行成功,-Basys development board to achieve realization of the development board VGA display Basys VGA display, after a successful test run,
<> 在 2025-03-13 上传 | 大小:372kb | 下载:0

[VHDL编程lcd_1602

说明:LCD_1602的显示程序 可显示多个数据 但必须是带字库的1602液晶-The LCD_1602 show program can show more data but must take word stock is the 1602 LCD
<> 在 2025-03-13 上传 | 大小:372kb | 下载:0

[VHDL编程miaobiao

说明:用verilog VHDL描写的秒表程序,可以显示百分秒,秒和分。-Verilog VHDL with the descr iption of a stopwatch program, can display the arc, seconds and points.
<彭全飞> 在 2025-03-13 上传 | 大小:372kb | 下载:0

[VHDL编程dianzheng

说明:能在FPGA的板子上实现点阵的功能,利用QuartusII软件-Lattice function, use QuartusII software on the FPGA board
<顾超> 在 2025-03-13 上传 | 大小:372kb | 下载:0

[VHDL编程mancheshitebianjiema

说明:用VHDL编写的曼切斯特编解码,适用于以太网上流行的基带传输数字编码。-Manchester encoding and decoding written using VHDL, popular Ethernet baseband transmission of digital coding.
<熊军> 在 2025-03-13 上传 | 大小:372kb | 下载:0

[VHDL编程9_TheBell

说明:FPGA,VHDL语言 蜂鸣器 响0.5S~~,时钟分频源程序,适用于所有FPGA芯片-FPGA, VHDL language buzzer 0.5S ~ ~, clock divider source, applicable to all FPGA chip! !
<李诚> 在 2025-03-13 上传 | 大小:372kb | 下载:0

[VHDL编程IEEE-Std-1364.1-2002-Verilog-RTL-Synthesys

说明:IEEE Std 1364.1-2002 Verilog RTL Synthesys
<max> 在 2025-03-13 上传 | 大小:372kb | 下载:0

[VHDL编程chuankouchuankoutongxin

说明:FPGA异步串口通信示例程序,简单的FPGA串口通信接收程序,波特率为9600,采用16倍波特率接受,无奇偶校验位-FPGA asynchronous serial communication example program, a simple FPGA receiving procedures, serial communication baud rate to 9600, using 16 times the baud rate,
<杨杰> 在 2025-03-13 上传 | 大小:372kb | 下载:0

[VHDL编程VGA1

说明:这是我自己的一个流水灯的设计编程 在ise10.1环境下做的Verilog编程 用Spartan3E basys2开发板可以实现八个led灯的循环 有一个复位rst 设计关键是分频器的设计 这里运用的是d触发器实现50MHz的50M分频-This is my own design of a light water program in ise10.1 do Verilog programming environment with S
<赵龙> 在 2025-03-13 上传 | 大小:372kb | 下载:0

[VHDL编程Xilinx_Spartan6 _VGA

说明:Xilinx_Spartan6 FPGA VGA driver
<570653500@qq.com> 在 2021-05-02 上传 | 大小:371.45kb | 下载:0
« 1 2 ... .98 .99 .00 .01 .02 1603.04 .05 .06 .07 .08 ... 4311 »

源码中国 www.ymcn.org