资源列表
[VHDL编程] verilogzzhwfy
说明:用Verilog实现QPSK中的差分,扰码,串并,解差分,解扰码,解串并,用MUXPLUS2进行仿真-QPSK with Verilog realize the difference, code, and serial, Xie difference, encryption codes, and solutions Series, The simulation used MUXPLUS2<周正华> 在 2025-04-17 上传 | 大小:5kb | 下载:1
[VHDL编程] VERILOGTIME
说明:利用10M 的时钟,设计一个单周期的周期波形-use 10M clock, the design of a single-cycle waveform cycle<周正华> 在 2025-04-17 上传 | 大小:5kb | 下载:0
[VHDL编程] VERILOGBLOCK
说明:在blocking 模块中按如下写法,仿真与综合的结果会有什么样的变化?作出仿真 波形,分析综合结果。 -in blocking module by the following wording, simulation and synthesis of the results will be what kind of changes? Make simulation waveform analysis and comprehens<周正华> 在 2025-04-17 上传 | 大小:9kb | 下载:0
[VHDL编程] VERILOGSELE
说明:运用always 块设计一个八路数据选择器。要求:每路输入数据与输出数据均为4 位2进制数,当选择开关(至少3 位)或输入数据发生变化时,输出数据也相应地变-always use a block design options for the Eighth Route Army data. Requirements : every road input data and output data are four two-band numb<周正华> 在 2025-04-17 上传 | 大小:14kb | 下载:0
[VHDL编程] modelsim_userguide
说明:仿真软件MODELSIM的用户使用手册,对MODELSIM用户有很大帮助。-MODELSIM simulation software users manuals, MODELSIM users to be of much help.<liujie> 在 2025-04-17 上传 | 大小:3.72mb | 下载:0
[VHDL编程] sdr_data_path
说明:SDRAM控制器Verilog员代码,数据链路模块,完成和顶层模块的数据交换-SDRAM controller member Verilog code, data link module, Top module completed and the data exchange<陈建勇> 在 2025-04-17 上传 | 大小:2kb | 下载:0
[VHDL编程] control_interface
说明:SDRAM控制器Verilog员代码,控制接口模块,完成和顶层模块的控制命令的传递-SDRAM controller member Verilog code control interface module, Top module and complete the transfer of control orders<陈建勇> 在 2025-04-17 上传 | 大小:3kb | 下载:0
[VHDL编程] Commandinterface
说明:SDRAM控制器Verilog员代码,命令生成模块,完成SDRAM控制接口命令的生成-SDRAM controller member Verilog code, order generation module, SDRAM interface complete control orders Generation<陈建勇> 在 2025-04-17 上传 | 大小:7kb | 下载:0
[VHDL编程] verilogclock
说明:如果不考虑占空比,直接利用计数器来进行分频,则占空比会发生变化。下面程序实现1:1的三分频。-if not duty cycle directly counter to the use of sub-frequency, duty cycle will change. Below a program : a third of the frequency.<> 在 2025-04-17 上传 | 大小:3kb | 下载:0
[VHDL编程] Freq_counter
说明:本代码介绍了使用VHDL开发FPGA的一般流程,最终采用了一种基于FPGA的数字频率的实现方法。该设计采用硬件描述语言VHDL,在软件开发平台ISE上完成,可以在较高速时钟频率(100MHz)下正常工作。该设计的频率计能准确的测量频率在1Hz到100MHz之间的信号。使用ModelSim仿真软件对VHDL程序做了仿真,并完成了综合布局布线,最终下载到芯片Spartan-II上取得良好测试效果。-the code on the FPGA<许的开> 在 2025-04-17 上传 | 大小:503kb | 下载:0