资源列表
[VHDL编程] CSI2TXReferenceDesign
说明:适用于MIPI-CSI2的并串转换模块,可将RGB、YUV等格式的图像信号转为兼容MIPI数据通道的串行数据信号(It is suitable for the parallel conversion module of MIPI-CSI2, which converts the image signals in RGB, YUV and other formats into serial data signals compatible<renyaozh > 在 2025-01-26 上传 | 大小:1.23mb | 下载:1
[VHDL编程] có t?ng chi?u dài to?n b? cay v?i
说明:invalid descr iption, it should be english<Danh > 在 2025-01-26 上传 | 大小:499kb | 下载:0
[VHDL编程] 2-bit-full-adder-master
说明:full adder 4 bit one you<Danh > 在 2025-01-26 上传 | 大小:2kb | 下载:0
[VHDL编程] SystemVerilog断言及其应用
说明:该书用来阐述如何使用断言,以及断言的语法和示例(The book is devoted to the use of assertions, as well as to the syntax and examples of assertions)<jila0512 > 在 2025-01-26 上传 | 大小:203kb | 下载:0
[VHDL编程] BreastCancer (1)
说明:breast Cancer Classification<Devillers > 在 2025-01-26 上传 | 大小:19.33mb | 下载:0
[VHDL编程] spartan6_ibis
说明:Xilinx Spartan-6 FPGA 信号完整性 分析仿真模型(Xilinx, Spartan-6, FPGA signal integrity Analytical simulation model)<希望田野 > 在 2025-01-26 上传 | 大小:7.24mb | 下载:0
[VHDL编程] spi_MasterSlaver
说明:实现3种模式SPI主从模块功能设计,数据位宽8bit,最大SPI时钟频率支持112MHz,采用FSM设计实现。经本人亲测可用,使用于Spartan6——45T系列芯片;(To achieve three modes SPI master and slave module function design, data bit width 8bit, the maximum SPI clock frequency support 112MHz<唛侬 > 在 2025-01-26 上传 | 大小:2kb | 下载:0