资源列表
[VHDL编程] SOPC-VideoFramework
说明:Altera SOPC Videofr a mework with TRDB-DC2 and TFT-LCD<hungjunhao> 在 2025-02-05 上传 | 大小:2.28mb | 下载:0
[VHDL编程] FPGA-multiplier-on-chip
说明:典型实例11.5 FPGA片上硬件乘法器的使用 软件开发环境:ISE 7.1i 硬件开发环境:红色飓风II代-Xilinx版 本实例实现一个IIR滤波器,并在ISE里面进行仿真。 \rtl目录里面是源文件 \project目录里面是工程-Typical examples 11.5 FPGA chip hardware multiplier using the software development en<jarod> 在 2025-02-05 上传 | 大小:1.06mb | 下载:0
[VHDL编程] i2c_slave
说明:i2c slave interface, use xilinx fpag HDMI SDI-i2c slave interface<sunisi2008> 在 2025-02-05 上传 | 大小:2kb | 下载:0
[VHDL编程] lfsr_randgen
说明:利用线性反馈移位寄存器产生伪随机数,在通信系统中应用-Using a linear feedback shift register to generate pseudorandom numbers, the application in a communication system<ZhanminWu> 在 2025-02-05 上传 | 大小:112kb | 下载:0
[VHDL编程] hoaphat28_4_2004
说明:Day la truong chinh cua tao, moi nguoi nho tham khao nhe.<hoa> 在 2025-02-05 上传 | 大小:350kb | 下载:0
[VHDL编程] atuoseller_design
说明:自动售货机的设计,用用verilog语言设计对应的状态流程-veilog design of auto_seller<petty> 在 2025-02-05 上传 | 大小:1.21mb | 下载:0
[VHDL编程] mux2to1
说明:--按下学习板的KEY1键和KEY2键,LED灯会显示状态 --KEY3作为选择器的开关; --1高电平选通a路信号也就是key1,;0低电平选通b路信号也就是key2-- Press the learning board KEY1 key and the KEY2 key, LED lantern display the state- KEY3 as selector switch - 1 high level gating<lixiaolong> 在 2025-02-05 上传 | 大小:1kb | 下载:0
[VHDL编程] decoder3_8
说明:-译码器输出是低电平有效。所以每一次只有一个低电平。 --KEY1键和KEY2键和KEY3键作为 A b C信号的输入。LED灯作为输出显示状态 --按键的默认状态是1 高电平 --当按键按下时 对应的I/O为低电平(0), --为了得到不通的值,三个按键不按下时,都是111.表示7;三个按键都按下时,都是000.表示0-- The output of the decoder is active low. So every<lixiaolong> 在 2025-02-05 上传 | 大小:1kb | 下载:0
[VHDL编程] add
说明:--a0 a1 a2的输入我们用 k1 k2 k3 代替 --b0 b1 b2的输入我们用拨码开关代替。 --b0用拨码开关1输入,BMK1用杜邦线接24脚 --b1用拨码开关2输入,BMK2用杜邦线接25脚 --b2用拨码开关3输入,BMK3用杜邦线接26脚 --所以一开始数码管显示的是E.应为111加111就等于E(14) --数码管显示相加结果-- A0 a1 a2 input we use k1 k2 k<lixiaolong> 在 2025-02-05 上传 | 大小:1kb | 下载:0
[VHDL编程] sub
说明:--a0 a1 a2的输入我们用 k1 k2 k3 代替 --b0 b1 b2的输入我们用拨码开关代替。 --b0用拨码开关1输入,BMK1用杜邦线接24脚 --b1用拨码开关2输入,BMK2用杜邦线接25脚 --b2用拨码开关3输入,BMK3用杜邦线接26脚 --一开始数码管显示的是0.应为111-111就等于0 --数码管显示相减结果-- A0 a1 a2 input we use k1 k2 k3 inst<lixiaolong> 在 2025-02-05 上传 | 大小:1kb | 下载:0
[VHDL编程] mlt
说明:--a0 a1 的输入我们用 k1 k2 代替 --b0 b1 的输入我们用 k3 k4 代替 --一开始数码管显示的是9.应为(11)*(11)就等于9 --数码管显示相减结?-- A0 a1 input we use the k1 k2 instead- b0 b1 input with k3 k4 instead- a digital display is 9. (11)* (11) is equivalent<lixiaolong> 在 2025-02-05 上传 | 大小:1kb | 下载:0