文件名称:clk_div
- 所属分类:
- VHDL编程
- 资源属性:
- 上传时间:
- 2012-11-26
- 文件大小:
- 113kb
- 下载次数:
- 0次
- 提 供 者:
- cheng g*******
- 相关连接:
- 无
- 下载说明:
- 别用迅雷下载,失败请重下,重下不扣分!
下载
别用迅雷、360浏览器下载。
如迅雷强制弹出,可右键点击选“另存为”。
失败请重下,重下不扣分。
如迅雷强制弹出,可右键点击选“另存为”。
失败请重下,重下不扣分。
介绍说明--下载内容均来自于网络,请自行研究使用
本程序使用vhdl语言编写,能够在ALTERA CPLD-EPM3128A平台上模拟出一个分频器。-This program written in vhdl language of ALTERA CPLD-EPM3128A platform to simulate a divider.
(系统自动生成,下载前可以参看下载内容)
下载文件列表
clk_div\clk_div.asm.rpt
.......\clk_div.done
.......\clk_div.dpf
.......\clk_div.fit.rpt
.......\clk_div.fit.summary
.......\clk_div.flow.rpt
.......\clk_div.map.rpt
.......\clk_div.map.summary
.......\clk_div.pin
.......\clk_div.pof
.......\clk_div.qpf
.......\clk_div.qsf
.......\clk_div.tan.rpt
.......\clk_div.tan.summary
.......\clk_div.vhd
.......\db\clk_div.asm.qmsg
.......\..\clk_div.cbx.xml
.......\..\clk_div.cmp.cdb
.......\..\clk_div.cmp.hdb
.......\..\clk_div.cmp.logdb
.......\..\clk_div.cmp.rdb
.......\..\clk_div.cmp.tdb
.......\..\clk_div.cmp0.ddb
.......\..\clk_div.dbp
.......\..\clk_div.db_info
.......\..\clk_div.eco.cdb
.......\..\clk_div.fit.qmsg
.......\..\clk_div.hier_info
.......\..\clk_div.hif
.......\..\clk_div.map.cdb
.......\..\clk_div.map.hdb
.......\..\clk_div.map.logdb
.......\..\clk_div.map.qmsg
.......\..\clk_div.pre_map.cdb
.......\..\clk_div.pre_map.hdb
.......\..\clk_div.psp
.......\..\clk_div.pss
.......\..\clk_div.rtlv.hdb
.......\..\clk_div.rtlv_sg.cdb
.......\..\clk_div.rtlv_sg_swap.cdb
.......\..\clk_div.sgdiff.cdb
.......\..\clk_div.sgdiff.hdb
.......\..\clk_div.sld_design_entry.sci
.......\..\clk_div.sld_design_entry_dsc.sci
.......\..\clk_div.syn_hier_info
.......\..\clk_div.tan.qmsg
.......\..\clk_div.tis_db_list.ddb
.......\..\prev_cmp_clk_div.asm.qmsg
.......\..\prev_cmp_clk_div.fit.qmsg
.......\..\prev_cmp_clk_div.map.qmsg
.......\..\prev_cmp_clk_div.qmsg
.......\..\prev_cmp_clk_div.tan.qmsg
.......\db
clk_div
.......\clk_div.done
.......\clk_div.dpf
.......\clk_div.fit.rpt
.......\clk_div.fit.summary
.......\clk_div.flow.rpt
.......\clk_div.map.rpt
.......\clk_div.map.summary
.......\clk_div.pin
.......\clk_div.pof
.......\clk_div.qpf
.......\clk_div.qsf
.......\clk_div.tan.rpt
.......\clk_div.tan.summary
.......\clk_div.vhd
.......\db\clk_div.asm.qmsg
.......\..\clk_div.cbx.xml
.......\..\clk_div.cmp.cdb
.......\..\clk_div.cmp.hdb
.......\..\clk_div.cmp.logdb
.......\..\clk_div.cmp.rdb
.......\..\clk_div.cmp.tdb
.......\..\clk_div.cmp0.ddb
.......\..\clk_div.dbp
.......\..\clk_div.db_info
.......\..\clk_div.eco.cdb
.......\..\clk_div.fit.qmsg
.......\..\clk_div.hier_info
.......\..\clk_div.hif
.......\..\clk_div.map.cdb
.......\..\clk_div.map.hdb
.......\..\clk_div.map.logdb
.......\..\clk_div.map.qmsg
.......\..\clk_div.pre_map.cdb
.......\..\clk_div.pre_map.hdb
.......\..\clk_div.psp
.......\..\clk_div.pss
.......\..\clk_div.rtlv.hdb
.......\..\clk_div.rtlv_sg.cdb
.......\..\clk_div.rtlv_sg_swap.cdb
.......\..\clk_div.sgdiff.cdb
.......\..\clk_div.sgdiff.hdb
.......\..\clk_div.sld_design_entry.sci
.......\..\clk_div.sld_design_entry_dsc.sci
.......\..\clk_div.syn_hier_info
.......\..\clk_div.tan.qmsg
.......\..\clk_div.tis_db_list.ddb
.......\..\prev_cmp_clk_div.asm.qmsg
.......\..\prev_cmp_clk_div.fit.qmsg
.......\..\prev_cmp_clk_div.map.qmsg
.......\..\prev_cmp_clk_div.qmsg
.......\..\prev_cmp_clk_div.tan.qmsg
.......\db
clk_div