资源列表
[VHDL编程] dividefrequency
说明:如何用VHDL语言对时钟进行分频以达到计数目的-how to achive counting by VHDL Language<liaodan> 在 2024-11-18 上传 | 大小:1kb | 下载:0
[VHDL编程] 071126142104
说明:system verilog This directory has all the examples in chapter 1. The examples are in different directories. The table below lists the location of hte examples.-system verilog<张健> 在 2024-11-18 上传 | 大小:453kb | 下载:0
[VHDL编程] MotorRecorder
说明:汽车行驶状态记录仪,使用单片机和CPLD开发,稍加修改即可用于实践,具有很高的工程指导价值和现实推广前景-State car logger, use the MCU and CPLD development, a little modification can be used in practice, a high value engineering and practical guidance to promote the prosp<ltj> 在 2024-11-18 上传 | 大小:56kb | 下载:0
[VHDL编程] VHDLDATACLOCK
说明:本课程设计完成了数字电子钟的设计,数字电子钟是一种用数字显示秒、分、时的计时装置,由于数字集成电路技术的发展和采用了先进的石英技术,它使数字钟具有走时准确、性能稳定、携带方便等优点。数字钟已成为人们日常生活中必不可少的必需品,广泛用于个人家庭以及办公室等公共场所,给人们的生活带来极大的方便。在这里我们将已学过的比较零散的数字电路的知识有机的、系统的联系起来用于实际,来培养我们的综合分析和设计电路的能力。-VHDL dataclock<li> 在 2024-11-18 上传 | 大小:756kb | 下载:0
[VHDL编程] Design_of_Traffic_Light_Control_System_Base_on_FPG
说明:用VHDL 语言设计交通灯控制系统, 并在MAX+PLUS II 系统对FPGA/ CPLD 芯片进行下载, 由于生成的是集成化的数字电 路, 没有传统设计中的接线问题, 所以故障率低、可靠性高, 而且体积小。体现了EDA 技术在数字电路设计中的优越性。-The design method of traffic light control system by using Very- High- Speed Integrated Ci<li> 在 2024-11-18 上传 | 大小:71kb | 下载:0