资源列表

« 1 2 ... .74 .75 .76 .77 .78 3279.80 .81 .82 .83 .84 ... 4311 »

[VHDL编程TLC5510APhase

说明:运用TLC5510A高速(20M),扫描出波形,测量相位差,两个TLC5510A测两个波形. -TLC5510A use of high-speed (20M), scanning waveform, phase difference measurement, Measuring 2 2 TLC5510A waveform.
<张春龙 > 在 2025-02-02 上传 | 大小:908kb | 下载:0

[VHDL编程Medical_Image_processor

说明:Medical_Image_processor in VHDL。-Medical_Image_processor in VHDL.
<严刚> 在 2025-02-02 上传 | 大小:909kb | 下载:0

[VHDL编程S4_LCD_V

说明:我买的红色飓风FPGA,EP1C6开发板的配套USBA实验例程 LCD模块的程序-I bought a red hurricane FPGA, EP1C6 development board supporting LCD module routines USBA experimental procedures
<孙建军> 在 2025-02-02 上传 | 大小:909kb | 下载:0

[VHDL编程verilog_sample

说明:example code verilog for clock
<Nguyen> 在 2025-02-02 上传 | 大小:908kb | 下载:0

[VHDL编程shc

说明:自己想的写的。。是毕业时候用到。的、、谢谢大家-They want to write. . When used graduation. , And, thank you to see
<吕彪> 在 2025-02-02 上传 | 大小:908kb | 下载:0

[VHDL编程cpu

说明:一个简单的CPU设计,支持add,sub,mvi,mv四条指令,用Verilog语言编写,在Quratus II上编译通过,仿真正确。-A simple CPU design, support add, sub, mvi, mv four instructions, with the Verilog language, compiled by the Quratus II, the simulation is correct.
<姜涛> 在 2025-02-02 上传 | 大小:910kb | 下载:0

[VHDL编程mydesign_DPLL

说明:实现了数字锁相环设计,可以用于信号的时钟提取供本地时钟使用-the design introduced a method to use DPLL,we can get the local clock from the signal
<123456> 在 2025-02-02 上传 | 大小:909kb | 下载:0

[VHDL编程startup

说明:Spartan-3E starter开发板入门例程的重新编译版本,本版本使用最新版ISE14.1重新编译。补充缺少的文件,实际测试通过。-Spartan-3E starter development board entry routine re-compiled version, this version use the latest version ISE14.1 recompile. Added missing files, thr
<emouse> 在 2025-02-02 上传 | 大小:907kb | 下载:0

[VHDL编程VHDL-language-tutorial

说明:VHDL语言的语言基础、基本结构,以及常用电路VHDL程序-Language-based VHDL language, the basic structure and common circuit VHDL program
<施勇> 在 2025-02-02 上传 | 大小:907kb | 下载:0

[VHDL编程yima

说明:用VHDL语言和原理图设计方法混合设计一个计数译码显示电路-Using VHDL and schematic design to design a method of mixing count decoding display circuit
<王先生> 在 2025-02-02 上传 | 大小:910kb | 下载:0

[VHDL编程dwinTest

说明:用于dwin屏测试程序,分辨率为800*480.(use for dwin test)
<wx123321> 在 2025-02-02 上传 | 大小:909kb | 下载:0

[VHDL编程.rar

说明:encoder section in vhdl language
<manipersopkd> 在 2025-02-02 上传 | 大小:909kb | 下载:0
« 1 2 ... .74 .75 .76 .77 .78 3279.80 .81 .82 .83 .84 ... 4311 »

源码中国 www.ymcn.org