资源列表

« 1 2 ... .15 .16 .17 .18 .19 3920.21 .22 .23 .24 .25 ... 4311 »

[VHDL编程traffic-light

说明:(1) Divid 模块:1Hz 分频模块,开发板提供50MHz 的系统时钟,而该设计交通灯 转换以秒为计时单位,对50MHz 分频得到1Hz 脉冲信号。 (2) Divid_200 模块: 200Hz 分频模块,用于产生动态扫描模块的时钟。一个数码管 稳定显示要求的切换频率要大于50Hz,那么4 个数码管则需要50×4=200Hz 以上 的切换频率才能看到不闪烁并且持续稳定显示的字符,因而扫描频率设定为 200Hz
<panda> 在 2024-11-16 上传 | 大小:521kb | 下载:0

[VHDL编程sin_en

说明:DDS 由相位增量器,相位累加器,量化器以及正余弦查找表四部分组成。 相位累加器每一周期会累加上固定的相位值,然后从查找表中找到对应的数值。-DDS by the phase increment, phase accumulator, quantizer and sine and cosine lookup table of four parts. The phase accumulator accumulates a fixe
<panda> 在 2024-11-16 上传 | 大小:2.59mb | 下载:0

[VHDL编程clock

说明:用VHDL 语言设计数字钟,实现在数码管上显示分钟和秒,并且可以手动调节分钟, 实现分钟的增或者减。该设计包括以下几个部分: (1)分频电路的设计,产生1Hz 的时钟信号,作为秒计时脉冲; (2)手动调节电路,包括“时增”“时减”“分增”“分减”。 (3)时分秒计时电路。 (4)7 段数码管显示电路。 将 SW1 和SW2 初始状态均置为高电平。拨动开关SW1 到低,分钟进行加计数,秒停 止计数,当计数到59
<panda> 在 2024-11-16 上传 | 大小:484kb | 下载:0

[VHDL编程Fibonacci

说明:(1) clkdiv 模块:对50MHz 系统时钟 进行分频,分别得到190Hz,3Hz 信号。190Hz 信号用于动态扫描模块位选信号,3Hz 信号用于fib 模块。 (2) fib 模块:依据实验原理所述Fibonacci 数列原理,用VHDL 语言实现数列 (3) binbcd14:实现二进制码到BCD 码的转换,用于数码管显示。 (4) x7segbc:采用动态扫描,使用4 位数码管依次显示Fibonacci 数
<panda> 在 2024-11-16 上传 | 大小:652kb | 下载:0

[VHDL编程URAT

说明:在ISE环境下,用VHDL语言实现RS232串口设计,实现串口通信。通过串口调试工具向 0000000UART发送16进制数,FPGA将UART接收到的串行数据转换为并行数据,并在8个 LED灯上输出显示;同时,并行数据又被重新转换为串行数据,重新送给RS-232接口,并在 串口调试工具上再次显示,SW0为复位键。 比如:串口调试工具发送两位16进制数,然后能在LED上显示,并且重新在串口调试工 具上显示。串口调试工
<panda> 在 2024-11-16 上传 | 大小:394kb | 下载:0

[VHDL编程count

说明:本实验利用VHDL 硬件描述语言设计一个0~9999 的加法计数器。根据一定频率的触发 时钟,计数器进行加计数,并利用数码管进行显示,当计数到9999 时,从0 开始重新计数。 SW0 为复位开关。当开关拨至高点平时,计数器归0,当开关拨至低电平时,计数器开始计数。 该电路包括分频电路,计数器电路,二进制转BCD 码电路和数码管显示电路。-This experiment uses VHDL hardware descr ip
<panda> 在 2024-11-16 上传 | 大小:464kb | 下载:0

[VHDL编程up_counter_8

说明:Code for 8bit up counter in Verilog
<zsan> 在 2024-11-16 上传 | 大小:42kb | 下载:0

[VHDL编程Rising_edge_detect

说明:Rise edge detect code in Verilog
<zsan> 在 2024-11-16 上传 | 大小:115kb | 下载:0

[VHDL编程decoder_38

说明:FPGA实验,基于VHDL语言的一个38译码器,实测效果非常好,请各位多多指教-FPGA experiment, based on the VHDL language a decoder 38, actual effect is very good, please advice
<张鹏飞> 在 2024-11-16 上传 | 大小:113kb | 下载:0

[VHDL编程dig_watch

说明:fpga实验,基于VHDL语言的数字跑表设计,其中包含有存储模块。-Fpga experiment, the digital stopwatch designed based on VHDL language, which contains a storage module.
<张鹏飞> 在 2024-11-16 上传 | 大小:3.06mb | 下载:0

[VHDL编程led_river

说明:FPGA实验,基于VHDL语言的流水灯程序设计,采用分模块设计思路。下载到板子上测试通过。-FPGA experiment, water lamp program design based on VHDL language, using modular design train of thought.Downloaded to the board on the test pass.
<张鹏飞> 在 2024-11-16 上传 | 大小:194kb | 下载:0

[VHDL编程miaobiao

说明:FPGA课程实验,基于xinlix实验平台的秒表程序实现,下载到实验板上,测试通过。-FPGA experiment, the experiment platform based on xinlix stopwatch program implementation, download to experiment, the test pass.
<张鹏飞> 在 2024-11-16 上传 | 大小:156kb | 下载:0
« 1 2 ... .15 .16 .17 .18 .19 3920.21 .22 .23 .24 .25 ... 4311 »

源码中国 www.ymcn.org