资源列表

« 1 2 ... .60 .61 .62 .63 .64 3865.66 .67 .68 .69 .70 ... 4311 »

[VHDL编程array_mult

说明:VHDL code for array multiplier
<Nor> 在 2024-11-17 上传 | 大小:1kb | 下载:0

[VHDL编程LED

说明:利用QuartusⅡ IPCore实现循环点亮LED.-Use Quartus Ii IP Core for recycling lit LED.
<xh> 在 2024-11-17 上传 | 大小:1.23mb | 下载:0

[VHDL编程FPGA_WAVE

说明:FPGA VERILOG产生任意波形的信号-wave fpga verilog
<china> 在 2024-11-17 上传 | 大小:4.88mb | 下载:0

[VHDL编程AHB2APB_Bridge_example_M7

说明:Cortex-M3+FPGA AHB2APB桥接设计范例, 核心IP不可读,可用。可以综合,测试。-Cortex-M3+ FPGA AHB2APB_Bridge_example, IP core not readable。
<gxliu> 在 2024-11-17 上传 | 大小:210kb | 下载:0

[VHDL编程shumaguan

说明:数码管通常是由多个发光二极管封装在一起组成“8”字型的器件,数码管特定的段加上电压后,这些特定的段就会发亮,显示出特定信息的显示器!-The digital tube is usually composed of a plurality of light emitting diodes together to form a 8 type of device, digital tube specific segment plus vo
<吴立> 在 2024-11-17 上传 | 大小:1.86mb | 下载:0

[VHDL编程shiboqi

说明:数字示波器是数据采集,A/D转换,软件编程等一系列的技术制造出来的高性能示波器。显示效果不如模拟示波器,但是带宽大,功能丰富,已经成为测试的主流。-Digital oscilloscope is a data acquisition, A/D conversion, software programming, a series of technology to produce high performance oscilloscope.
<吴立> 在 2024-11-17 上传 | 大小:15.78mb | 下载:0

[VHDL编程xinhaofashengqi

说明:信号发生包括 器函数信号发生器, 正弦信号发生器, 低频信号发生器, 多功能信号发生器, 彩色电视信号发生器,, 高频信号发生器, 脉冲信号发生器, 数字信号发生器, dds信号发生器,...... 发生各种类信号供调试、检测、调制等生产、科研、教学之用。-信号发生包括 器函数信号发生器, 正弦信号发生器, 低频信号发生器, 多功能信号发生器, 彩色电视信号发生器,, 高频信号发生器, 脉冲信号发生器, 数字信号发生器,
<吴立> 在 2024-11-17 上传 | 大小:7.12mb | 下载:0

[VHDL编程yejinxianshipin

说明:液晶显示屏(LCD)用于数字型钟表和许多便携式计算机的一种显示器类型。-Liquid crystal display screen (LCD) used for digital clock and a display type of many portable computer.
<吴立> 在 2024-11-17 上传 | 大小:16.27mb | 下载:0

[VHDL编程YD

说明:运用qurtus9.0进行全数字锁相环的制作,内含有各个模块及程序注释。-Of all digital phase-locked loop with qurtus9.0 production, contains various modules and application notes
<叶宏> 在 2024-11-17 上传 | 大小:558kb | 下载:0

[VHDL编程Mouse2

说明:mouse led program module VHDL
<Flubberia> 在 2024-11-17 上传 | 大小:462kb | 下载:0

[VHDL编程UART

说明:在DE2开发板上实现串口收发设计,系统时钟频率为50MHz,reset信号低电平有效,输入数据最高位为1时按位取反再输出-Achieve serial transceiver design DE2 board, the system clock frequency of 50MHz, reset active low signal, the input data is the most significant bit is 1. Bit
<zhangmin> 在 2024-11-17 上传 | 大小:2kb | 下载:0

[VHDL编程UART

说明:UART串口接受发送,串口调试助手与nexys3进行通信-UART serial ports that accept transmissions
<wangsheng> 在 2024-11-17 上传 | 大小:15kb | 下载:0
« 1 2 ... .60 .61 .62 .63 .64 3865.66 .67 .68 .69 .70 ... 4311 »

源码中国 www.ymcn.org