资源列表

« 1 2 ... .69 .70 .71 .72 .73 3974.75 .76 .77 .78 .79 ... 4311 »

[VHDL编程led_test

说明:AX309 开发板的流水灯测试程序,实现四个LED灯流水,具体实现可以联系我-AX309 development board test procedures, to achieve four LED lights running water, the specific implementation can contact me
<王涛> 在 2024-10-11 上传 | 大小:643072 | 下载:0

[VHDL编程06_pll_test

说明:PLL实现,在xilinx spartan 6的参考时钟50MHz上实现不同频率的锁相环程序-PLL implementation, in the Spartan Xilinx 6 reference clock 50MHz on the realization of different frequencies of the phase-locked loop program
<王涛> 在 2024-10-11 上传 | 大小:247808 | 下载:0

[VHDL编程FPGA-KZCJ

说明:NIOS2 FPGA控制TLC5540进行数据采集-FPGA TLC5540 control NIOS2 for data collection
<于小然> 在 2024-10-11 上传 | 大小:4096 | 下载:0

[VHDL编程FIFO-DOCUMENATATION

说明:DOCUMENTATION OF FIFO
<sree> 在 2024-10-11 上传 | 大小:868352 | 下载:0

[VHDL编程MAC-DATA

说明:MAC UNIT DOCUMENTATION
<sree> 在 2024-10-11 上传 | 大小:2003968 | 下载:0

[VHDL编程bcd-doc

说明:BINARY TO BCD DOCUMENT
<sree> 在 2024-10-11 上传 | 大小:1062912 | 下载:0

[VHDL编程cbl-documentation

说明:COMMON BOOLEAN LOGIC DOCUMENTATION
<sree> 在 2024-10-11 上传 | 大小:1607680 | 下载:0

[VHDL编程binary-squarer

说明:BINARARY SQURING CIRCUIT DOCUMENTATION
<sree> 在 2024-10-11 上传 | 大小:1231872 | 下载:0

[VHDL编程CRC-DOCUMENTATION

说明:CYCLIC REDUNDACY CHECK DOCUMENTATION
<sree> 在 2024-10-11 上传 | 大小:1178624 | 下载:0

[VHDL编程brent_kung_add

说明:BRENT KUNG ADDER CODE
<sree> 在 2024-10-11 上传 | 大小:1149952 | 下载:0

[VHDL编程Adder-Designs-using-Reversible-Logic-Gates

说明:REVERSIBLE LOGIC BASED ADDERS DOCUMENTATION
<sree> 在 2024-10-11 上传 | 大小:509952 | 下载:0

[VHDL编程FPGA_phase-shift

说明:本文介绍基于FPGA和DDFS技术,应用Altera公司的FPGA开发工具DSP Builder设计数字移相信号发生器,该数字移相信号发生器的频率、相位、幅度均可预置,分辨率高,精确可调。-This paper introduces FPGA and DDFS technology based on FPGA development tools DSP Builder design of digital phase shift sign
<周能斌> 在 2024-10-11 上传 | 大小:494592 | 下载:0
« 1 2 ... .69 .70 .71 .72 .73 3974.75 .76 .77 .78 .79 ... 4311 »

源码中国 www.ymcn.org