搜索资源列表
License
- 这是libero8.0软件的安装方法,及该软件的 license.ACTEL的FPGA的资料及软件的使用都非常少,故先传这个license
Libero8.0
- Libero8.0_教程,希望学习fpga的同学能够得到点帮助。
Libero8.5快速入门
- Actel公司FPGA集成开发环境libero8快速入门
带仿真的双端口RAM工程 例程都是“IP核+简单逻辑控制 ”来解答各位ACTEL初学者的疑惑 。以上代码都是验证通过,开发环境LIBERO8.
- 带仿真的双端口RAM工程 例程都是“IP核+简单逻辑控制 ”来解答各位ACTEL初学者的疑惑 。以上代码都是验证通过,开发环境LIBERO8.0
License
- 这是libero8.0软件的安装方法,及该软件的 license.ACTEL的FPGA的资料及软件的使用都非常少,故先传这个license-This is libero8.0 software installation methods, and the software license.ACTEL the FPGA information and software are very small, so the first mass
Libero8.0
- Libero8.0_教程,希望学习fpga的同学能够得到点帮助。-Libero8.0_ tutorial, I hope to learn the FPGA can be to help the students.
CRACK
- 附件为Synplify9.2.2的license和破解方法-Annex for the license and crack Synplify9.2.2 method
uart8
- 使用Libero提供的异步通信IP核实现UART通信,并附带仿真程序。UART设置为1位开始位,8位数据位,1位停止位,无校验。且UART发送自带2级FIFO缓冲,占用FPGA面积很小。-Libero provided the use of asynchronous communication IP core implementation UART communications, and incidental simulation pr
Libero8.5_UG
- Libero集成设计环境(IDE)8.5版本,这套完整的软件设计工具系列已进一步扩展,支持新近推出的nano版本IGLOO和ProASIC3现场可编程门阵列(FPGA)。-Libero Integrated Design Environment (IDE) 8.5 version, this complete series of software design tools have been further expanded to su
DDS
- 开发环境为Libero8.3,以DDS为基础设计了移频轨道信号发码器-Use Libero8.3 as the developing environment, designed a track signal frequency shift codec based on DDS
Libero8.3
- 介绍了 Actel FPGA 的集成开发环境 IDE 的使用,从软件的安装和设置,以及 通过一个简单的例子说明如何使用 IDE中集成的第三方软件,如:Synplify、ModelSim等,可以帮助读者快速入门,缩短开发时间。-Actel FPGA introduced the use of IDE integrated development environment, from software installation and s
4X
- VHDL实现的4位乘法器,绝对好用,libero8.5仿真没问题!-VHDL implementation of the 4-bit multiplier
how_to_use_Libero8
- 是libero的使用说明,如果想使用actelfpga的libero软件可以试试它。-the reference of actel fpga soft Libero8.5, and it s good tool for new learner.
z8051
- 在libero8.1环境下,用Verilog描述的8051内核,可以包括各个基本模块,可以仿真。-In the libero8.1 environment described in Verilog 8051 core, including the basic module can be simulated.