搜索资源列表
发布15个Altera的IP的源码
- ALTERA的FPGA的IP核的源代码,为使用ALTERA的FPGA的相关设计提供参考.-Altera FPGA IP core of the source code for the use of Altera FPGA design to provide the relevant information.
or1k[1].tar
- 好东西啊,PCI的IP核.大家快下吧.@可以用来参考.FPGA设计的
ml505_pcie_x1_plus
- Xilinx 公司PCI Express IP核应用参考设计。通过这个样例,用户可以掌握PCI Express应用设计的一般方法,了解PCI Express的工作原理。
uart_verilog
- 包含UART口的VERILOG源程序,该程序在FPGA上验证通过,可作为芯片设计,或FPGA设计的一个完整IP核,硬件设计的兄弟们可参考一下。-include UART port of VERILOG source, the program tested in FPGA, as chip design, or FPGA design of a complete IP cores, hardware design brothers can
经典高速乘法器IP
- 乘法器是硬件设计中的很常见也很重要的一个模块,它的VHDL硬件实现很好的解决了软件编程中做乘法速度慢的问题,在实时高速系统应用中或DSP软核或数字信号处理硬件实现算法中,经常能使用到乘法器,所以经典的高速乘法器IP 很有参考价值-Multiplier is a common and important module in hardware designing.Its VHDL addresses the low speed of mul
uart_verilog
- 包含UART口的VERILOG源程序,该程序在FPGA上验证通过,可作为芯片设计,或FPGA设计的一个完整IP核,硬件设计的兄弟们可参考一下。-include UART port of VERILOG source, the program tested in FPGA, as chip design, or FPGA design of a complete IP cores, hardware design brothers can
经典高速乘法器IP
- 乘法器是硬件设计中的很常见也很重要的一个模块,它的VHDL硬件实现很好的解决了软件编程中做乘法速度慢的问题,在实时高速系统应用中或DSP软核或数字信号处理硬件实现算法中,经常能使用到乘法器,所以经典的高速乘法器IP 很有参考价值-Multiplier is a common and important module in hardware designing.Its VHDL addresses the low speed of mul
发布15个Altera的IP的源码
- ALTERA的FPGA的IP核的源代码,为使用ALTERA的FPGA的相关设计提供参考.-Altera FPGA IP core of the source code for the use of Altera FPGA design to provide the relevant information.
or1k[1].tar
- 好东西啊,PCI的IP核.大家快下吧.@可以用来参考.FPGA设计的-Ah good things, PCI
ml505_pcie_x1_plus
- Xilinx 公司PCI Express IP核应用参考设计。通过这个样例,用户可以掌握PCI Express应用设计的一般方法,了解PCI Express的工作原理。-Xilinx Inc. PCI Express IP core reference design applications. Through this example, the user can master the application of the design
EDAMCS_51IP
- 基于EDA技术的兼容MCS_51单片机IP核设计,供参考设计-Based on EDA technology MCS_51 compatible single-chip IP-core design for the reference design
SOPCVGAIP
- 基于sopc的vga ip核设计参考文档-Based on SOPC vga ip-core design of the reference documentation
usb2.0_funct_ip
- 一个USB2.0的IP核(详细verilog源码和文档),很不错的参考设计-A USB2.0 IP core (for details verilog source code and documentation), it is a good reference design
Xilinx_PCI_Express_IP_project
- Xilinx公司PCI Express IP核应用参考设计
edk_intro_1
- SpeedwayDesign Workshop的EDK完整设计流程参考,包括处理器介绍、总线结构、BSB介绍和执行、添加IP核、创建软件工程: • Xilinx processor solutions • Processor bus structures and typical systems • Development tools • Base System Builder (B
DMA-PCIe
- 利用XILINX的IP核设计DMA传输方式实现电脑和FPGA板之间数据传输文档,很有参考价值。-DMA design by using ips provides by XILINX ,make the communication between PC and FPGA possbile.
FPGA_website
- FPGA开发相关的国内外经典网站,有许多值得参考的设计和开源的IP核-FPGA development at home and abroad classic website, there is much reference design and open source IP core
wishbone
- Wishbone规范具有如下特点:简单、紧凑,需要很少的逻辑门 完整的普通数据据传输总线协议,包括单个读写、快传输、读一修改一写周期、事件周期 数据总线宽度可以是8-64位 支持大端(big-endian)和小端(litle-endian),接口自动完成两者之间的转换。支持存储器映射、FIFO存储器、交叉互联 握手协议,允许速率控制 可以达到每个时钟周期进行一次数据传输 支持普通周期结束、重试结束、错误结束等总线周期形式 支持用户自定义
qam16-TX
- 基于Altera MAX10 FPGA的QAM16发送端设计代码,其中采用了MAX10 Fir滤波器IP核。供相关设计人员参考,或者进一步咨询本人。-Based on Altera MAX10 FPGA design of QAM16 the sender code, which uses the MAX10 Fir filter IP core. Related reference for designers, or further
microsemi
- microsemi的Libero IDE 软件内部IP核详解(Microsemi's Libero IDE software internal IP kernel details)