搜索资源列表
3-8
- 3-8译码器学校课程设计上载以大家共享,如有不足请多指教-3-8 decoder school curriculum designed to contain share, if insufficient please enlighten
3-8译码器
- vhdl的3-8译码器-instantiate the 3-8 decoder
3-8
- 本文件是利用verilog实现的3-8译码器
VHDL语言实现3—8译码器
- 应用VHDL语言编写的3—8译码器,简单易懂
FPGA简易3-8译码器
- QUARTUS II实现的简易3 8译码器
3-8译码器
- vhdl的3-8译码器-instantiate the 3-8 decoder
数据选择器vhd源代码
- 数据选择器,半加器,3-8译码器vhd源代码。是最近学校的实验内容。我要成会员,所以都发上来供大家参考。-data selection, half-adder ,3-8 decoder vhd source code. Recent experimental schools content. I want to become members and therefore has made onto for reference.
ctfysj
- 3-8译码器,BCD码转换10进制,计数器-3-8 decoder, 10 BCD switch 229, counter, etc.
3-8
- 3-8译码器学校课程设计上载以大家共享,如有不足请多指教-3-8 decoder school curriculum designed to contain share, if insufficient please enlighten
VHDL3-8
- 用VHDL设计的3-8译码器,精简~!-design using VHDL 3-8 decoder, streamlining ~!
key
- 按键扫描 51单片机加8279 8279通过74LS 138译码器扩展4×4键盘、6位显示器。 由3-8译码器对SL0~SL2译出键扫描线,由另一3-8译码器译出显示器的位扫描线,并采用了编码扫描方式。 为了防止出现重键现象,扫描输出线高位SL3不参加键扫描译码。CPU对8279的监视采用了查询方式,故8279的中断请求信号IRQ悬空未用。 -Scan button 82,798,279 plus 51 single-c
ba
- 巴克码生成与测试电路。 当计数脉冲不断进入由Q3Q2Q1组成的三位二进制异步计数器时,3-8译码器的8个输出经反相器后顺序输出高电平。其中五路信号经“或非”后再和其中3路“或”,在Y端便可顺序产生11000100代码序列。-Barker code to generate and test circuits. When the count pulse entering from Q3Q2Q1 composed of three asy
3-8
- 本文件是利用verilog实现的3-8译码器-This document is the use of Verilog realize the 3-8 decoder
3-8
- 3-8译码器,可以讲三位二进制输入转换为8中取1的输出信号-3-8 decoder, you can talk about the three binary input is converted to 8 of the output signal from 1
3-8decorder-bh
- 学生练习3—8译码器行为级 verilog 代码(Students practice the 3 - 8 decoder behavioral level Verilog code)
3 8
- 用VHDL多种方法实现3-8译码器,元件例化(use VHDL realize 3-8decoder)
decoder3_8
- 输入信号为3位的in,输出信号为8位的out,实现3-8译码器的功能(The input of 3 bits, 2 hexadecimal number translated into 10 hexadecimal output)
3-8译码器
- 基于vhdl的3-8译码器的代码输入、测试平台及仿真(Code input of 3-8 decoders)
ENCODER38
- 基于fpga的vhdl的3-8译码器程序。可以有效译码(3 8 decoder base on vhdl.)
3-8译码器VHDL描述
- 在开发板FPGA:Spartan-3E 系列,型号:XC3S500E,封装:FGT320,速度-4;利用XIlinX编程,使用VHDL语言来描述组合逻辑器件3-8译码器(In the FPGA:Spartan-3E development board series, XC3S500E, FGT320, -4 package: speed; the use of XIlinX programming, using VHDL languag