搜索资源列表
MC8051 IP Core
- 8051的IP软核,使用硬件描述语言编写,可以下载到FPGA/CPLD中作为片上系统的处理器-8051 IP soft-core, the use of hardware descr iption language can be downloaded to the FPGA / CPLD as a system-on-chip processor
niosmp3
- 基于nios软核处理器的FPGA嵌入式片上系统中的mp3算法-based soft core processor FPGA Embedded System-on the MP3 algorithm
altera_lwip
- 已移植到altera nios ii软核的基于microC/OS操作系统的lwip全套源代码- Transplanted to altera the nios ii soft nucleus based on microC/OS the operating system lwip complete set source code
t6963_nios
- 液晶控制器t6963在软核处理器nios上的驱动程序
SIN_fashengqi
- 2006altera大赛-基于软核Nios的宽谱正弦信号发生器设计:摘要:本设计运用了基于 Nios II 嵌入式处理器的 SOPC 技术。系统以 ALTERA公司的 Cyclone 系列 FPGA 为数字平台,将微处理器、总线、数字频率合成器、存储器和 I/O 接口等硬件设备集中在一片 FPGA 上,利用直接数字频率合成技术、数字调制技术实现所要求波形的产生,用 FPGA 中的 ROM 储存 DDS 所需的波形表,充分利用片上资源,提
adda_spi
- 这个源码是用altera公司的开发工具NIOS II IDE开发的基于软核处理器的AD、DA控制程序,通过spi 核控制AD、DA的时序,实现正弦波发送和接收-this source is altera company development tools NIOS II IDE - based soft-core Office JIMMY of AD and DA control procedures, spi nuclear cont
x9241_nios
- 数控电位器x9241在软核处理器nios上的底层驱动程序
7289_nios
- 键盘控制器zlg7289在软核处理器nios上的底层驱动程序
基于Nios软核处理器的嵌入式系统设计
- 基于Nios软核处理器的嵌入式系统设计
niosmp3
- 基于nios软核处理器的FPGA嵌入式片上系统中的mp3算法-based soft core processor FPGA Embedded System-on the MP3 algorithm
FPGAconfig
- 用NiosII软核配置FPGA的C语言源程序,比较经典,我用一年了,时序不需更改-NiosII with soft-core FPGA configuration of the C language source code, compare the classic, I used one year, no need to change the timing
OpenRisc
- 开源软核处理器OpenRisc的SOPC设计
C8051_mega_core.tar
- 8051单片机软核,测试代码和仿真环境,可直接上fpga使用,是一个成熟的ip核。经本人仿真以及在fpga上测试,完全正常。-8051 soft ip core, testbench, simulation environment
ARMcore
- 基于FPGA的ARM IP核!该软核VHDL源码全部开放-FPGA-based ARM IP core! The soft core VHDL source code are all open
plj
- 本设计采用基于FPGA等精度频率设计原理和MCU8051软核做微处理器。采用VHDL语言,成功的编写出了设计程序,并在Qutus II软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最,给出了较详细的设计方法和完整的程序设计以及调试结果。-This design uses FPGA-based design principles and other precision frequency MCU8051 do soft-c
TI 的TMS320C54X的DSP的芯片软核verilog源代码c54x_verilog
- TI 的TMS320C54X的DSP的芯片软核verilog源代码c54x_verilog
SPWM信号产生系统IP软核设计及验证
- 针对电力电子领域的需求,采用自然采样法设计了一个全数字三相SPWM信号产生系统IP软核.通过数字频率合成技术实现了对电源频率的辅确控制.使电源频率精度达到16位.其中。通过调节控制参数.分别实现了电源频率与载波频率的7级、8级控制.最后。搭建了基于FPGA的测试系统.验证了系统功能的正确性.(According to the requirement of power electronics, the natural sampling m
基于FPGA的嵌入式软核设计
- 基于FPGA的嵌入式软核设计,通过搭建软核实现控制(Embedded soft core design based on FPGA and control by building soft core)
《HELLO FPGA》- 软核演练篇
- FPGA实践分析 需要的详细介绍这些方面的知识(FPGA practice analysis requires detailed knowledge of these areas)
mc8051ip核
- FPGA配置51软核就是利用片内资源直接构建成51系统,这得益于FPGA实现了51系统内各个模块的构建,这才能将它们组合起来成为51系统。