搜索资源列表
四位十进制数字频率计2
- 数字电路设计——四位十进制数字频率计-digital circuit design -- four decimal digits Cymometer
数字频率计实验报告
- 课程设计要求设计并用FPGA实现一个数字频率计,具体设计要求如下: 测量频率范围: 10Hz~100KHz 精度: ΔF / F ≤ ±2 % 系统外部时钟: 1024Hz 测量波形: 方波 Vp-p = 3~5 V 硬件设备:Altera Flex10K10 五位数码管 LED发光二极管 编程语言:Verilog HDL / VHDL-curriculum design and FPGA design to achie
基于89C51单片机的数字频率计设计
- 本人的课程设计,完全原创,汇编语言编写,内有详细设计原理,整体程序,详细注释。
基于at89c51的数字频率计
- 单片机课程设计 基于at89c51的数字频率计
基于单片机的4位数字频率计设计
- 这是关于单片机的频率计的论文!
四位十进制数字频率计2
- 数字电路设计——四位十进制数字频率计-digital circuit design-- four decimal digits Cymometer
数字频率计(试验报告)
- 数字频率计(试验报告)适合初学者参考-Digtal Frequency Test(experiment report) suit Raw recruit reference
数字频率计实验报告
- 课程设计要求设计并用FPGA实现一个数字频率计,具体设计要求如下: 测量频率范围: 10Hz~100KHz 精度: ΔF / F ≤ ±2 % 系统外部时钟: 1024Hz 测量波形: 方波 Vp-p = 3~5 V 硬件设备:Altera Flex10K10 五位数码管 LED发光二极管 编程语言:Verilog HDL / VHDL-curriculum design and FPGA design to achie
数字频率计
- 频率计的设计报告,提供给大家,共享一下,望能解决大家的燃眉之急-Cymometer design reports to the public, sharing that we hope can solve the urgent needs
EDA111
- 简单数字频率计设计要求、、、、 及一些说明-Simple digital frequency meter design requirements, and some notes
sj
- 基于单片机的数字频率计设计,定时器T0完成定时功能,T1采用计数功能-MCU-based design of digital frequency meter, timer T0 timing finish, T1 using count function
FPGA
- 基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序-FPGA-based design of digital frequency meter 11, the use of VHDL hardware descr iption language design, and EDA (electronic
23825748digital_number
- 数字频率计课程设计报告 可能不是很好,本人能力有限,-Digital Cymometer curriculum design report may not be very good, I limited capacity
system
- 基于vhdl的简易数字频率计设计,已经经过调试,可直接使用-Vhdl based on a simple digital frequency meter design, have been debugging, can be directly used
digital_frequency_meter
- 数字频率计详解,从设计思路,设计方案的比较到软件编程框图,极尽详细。-Detailed digital frequency meter, from design ideas, design diagram compared to software programming, highly detailed.
mydesign
- FPGA实现简易数字频率计设计。自己设计,绝对原创-FPGA realization of simple digital frequency meter design. Their own design, an absolute original
zidongpinlv
- 4位自动换挡数字频率计设计 1、 由一个4位十进制数码管(含小数点)显示结果; 2、 测量范围为1Hz~9999KHz; 3、 能自动根据7位十进制的结果,自动选择有效数据的高4位进行动态显示(即量程自动转换),小数点表示是千位,即KHz; 4、 为检测设计正确与否,应将时钟通过PLL和手控分频器产生宽范围的多个频率来测试自动换档频率计功能。 -4 automatic transmission design a di
shuzipingluji
- 基于EDA技术的数字频率计设计论文 我的毕设论文-The frequency meter EDA design thesis
Verilog-数字频率计
- verilog数字频率计设计,内容挺详细(Verilog Frequence Measure)
plj
- 使用vhdl语言原件例化设计数字频率计,并用6位7段数码管计数。模块包括:十进制计数器,6位10进制计数器,Reg24 锁存器、Fp 分频器、Ctrl 频率控制器、Disp 动态显示。(The digital frequency meter is designed by using VHDL language as an example and counted by 6-bit 7-segment digital tube. Modul