搜索资源列表
数据结构的C++描述
- 目 录 译者序 前言 第一部分 预备知识 第1章 C++程序设计 1 1.1 引言 1 1.2 函数与参数 2 1.2.1 传值参数 2 1.2.2 模板函数 3 1.2.3 引用参数 3 1.2.4 常量引用参数 4 1.2.5 返回值 4 1.2.6
FDR-COMPRESS
- 一种改进的方案,它针对硬故障集的特点利用指示频率连续长度码(FDR码)进行二次编码压缩。该方法充分利用测试集中无关位较多而测试模式之间变化位较少的特征,应用贪心算法对预先计算的测试集进行了重新排序,尽可能的使相邻的向量间具有最少的不同位,排列成一个最佳的差分向量序列,然后应用FDR码对差分向量序列进行编码,最后对压缩结果重新分块,按照一次压缩的流程进行二次压缩。在解压时,使用片上解压电路解压,能高效地还原出原测试集。最后通过对Soc部分
caideng-xulie
- 数字电路与逻辑设计实验编程,有彩灯实验和序列排序实验。-Digital circuits and logic programming design experiments, and experiments with lights experiments sort sequence.
vlsi-design3
- 电路具有四路4_bit字宽的串行输入总线,四路4_bit字宽的输出总线信号的电路。 电路完成将串行输入信号A[3..0]、B[3..0]、C[3..0]、D[3..0](大小排列无序)以数值大小排序输出的功能,输出X3[3..0]、X2[3..0]、X1[3..0]、X0[3..0]中X3最大,X0最小。输入数据是无符号整数。 -Circuit with four 4_bit word wide serial input bus
sort.circ
- 电路具有4个4位的二进制数字作为输入和4个4位的二进制数字作为输出。它的功能是,将4个输入的二进制数字进行排序,从上往下数第一个输出端口输出的是4个数字中最小的,第二个输出端口输出的是第二小的,以此类推(The circuit has 4 4 bit binary digits as input and 4 4 bit binary digits as outputs. Its function is to sort the binar
swap
- 该电路具有4个4位的二进制数字作为输入和4个4位的二进制数字作为输出。它的功能是,将4个输入的二进制数字进行排序,从上往下数第一个输出端口输出的是4个数字中最小的,第二个输出端口输出的是第二小的,以此类推。(The circuit has 4 4 bit binary digits as input and 4 4 bit binary digits as outputs. It is the function of the 4 inp
4bit_sort
- 用logisim基础门电路实现四个四位无符号数排序(Logisim implements four bits unsigned sorting)
4_bit_swap
- Logisim四位排序器 先使用1位的swap搭建4位的swap,再使用4位的swap模块和Logisim内置的comparator元件搭建排序电路(请不要使用Plexers类元件) 功能描述:该电路具有4个4位的二进制数字作为输入和4个4位的二进制数字作为输出。它的功能是,将4个输入的二进制数字进行排序,从上往下数第一个输出端口输出的是4个数字中最小的,第二个输出端口输出的是第二小的,以此类推。 输入: A,B,C,D(4b