文件名称:risc
介绍说明--下载内容均来自于网络,请自行研究使用
RISC是一种执行较少类型计算机指令的微处理器,起源于80 年代的MIPS主机(即RISC 机),RISC机中采用的微处理器统称RISC处理器。这样一来,它能够以更快的速度执行操作(每秒执行更多百万条指令,即MIPS)。因为计算机执行每个指令类型都需要额外的晶体管和电路元件,计算机指令集越大就会使微处理器更复杂,执行操作也会更慢。
-RISC is a microprocessor performs fewer types of computer instructions, originated in the 1980s MIPS host (RISC machine), collectively, the RISC processor RISC machine microprocessor. As a result, it is able to perform operations at a faster rate (perform more millions of instructions per second, or MIPS). Because the computer to execute each instruction type requires the additional transistor and the circuit element, the larger set of computer instructions would make more complex microprocessor, perform an action will be slower.
-RISC is a microprocessor performs fewer types of computer instructions, originated in the 1980s MIPS host (RISC machine), collectively, the RISC processor RISC machine microprocessor. As a result, it is able to perform operations at a faster rate (perform more millions of instructions per second, or MIPS). Because the computer to execute each instruction type requires the additional transistor and the circuit element, the larger set of computer instructions would make more complex microprocessor, perform an action will be slower.
(系统自动生成,下载前可以参看下载内容)
下载文件列表
risc\accum.v
....\addr_decode.v
....\adr.v
....\alu.v
....\clk_gen.v
....\cmp_state.ini
....\counter.v
....\datact1.v
....\datactl.v
....\.b\add_sub_64i.tdf
....\..\add_sub_6vh.tdf
....\..\add_sub_7nh.tdf
....\..\add_sub_7sh.tdf
....\..\add_sub_8nh.tdf
....\..\decode_dkb.tdf
....\..\decode_gkb.tdf
....\..\decode_hkb.tdf
....\..\mux_0fc.tdf
....\..\mux_1fc.tdf
....\..\mux_2qc.tdf
....\..\mux_tec.tdf
....\..\RISC.asm.qmsg
....\..\risc.cbx.xml
....\..\RISC.cmp.cdb
....\..\RISC.cmp.hdb
....\..\RISC.cmp.rdb
....\..\RISC.cmp.tdb
....\..\RISC.cmp0.ddb
....\..\risc.db_info
....\..\risc.eco.cdb
....\..\RISC.eds_overflow
....\..\RISC.fit.qmsg
....\..\risc.fnsim.cdb
....\..\risc.fnsim.hdb
....\..\RISC.hier_info
....\..\risc.hif
....\..\RISC.map.cdb
....\..\RISC.map.hdb
....\..\risc.map.qmsg
....\..\RISC.pre_map.cdb
....\..\RISC.pre_map.hdb
....\..\RISC.psp
....\..\RISC.rtlv.hdb
....\..\RISC.rtlv_sg.cdb
....\..\RISC.rtlv_sg_swap.cdb
....\..\RISC.sgdiff.cdb
....\..\RISC.sgdiff.hdb
....\..\RISC.signalprobe.cdb
....\..\risc.sim.hdb
....\..\risc.sim.qmsg
....\..\risc.sim.rdb
....\..\risc.sim.vwf
....\..\risc.sld_design_entry.sci
....\..\risc.sld_design_entry_dsc.sci
....\..\risc.smp_dump.txt
....\..\RISC.syn_hier_info
....\..\RISC.tan.qmsg
....\..\risc_cmp.qrpt
....\..\RISC_sim.qrpt
....\machine.v
....\machinect1.v
....\machinectl.v
....\ram.v
....\register.v
....\RISC.asm.rpt
....\RISC.done
....\RISC.fit.eqn
....\RISC.fit.rpt
....\RISC.fit.summary
....\RISC.flow.rpt
....\RISC.map.eqn
....\risc.map.rpt
....\risc.map.summary
....\RISC.pin
....\risc.pof
....\risc.qpf
....\risc.qsf
....\risc.qws
....\RISC.sim.rpt
....\risc.sof
....\RISC.tan.rpt
....\RISC.tan.summary
....\RISC.v
....\RISC.vwf
....\RISC1.vwf
....\riscram.v
....\riscram_bb.v
....\riscrom.mif
....\riscrom.v
....\riscrom_bb.v
....\risc_1.pof
....\rom.v
....\db
risc
....\addr_decode.v
....\adr.v
....\alu.v
....\clk_gen.v
....\cmp_state.ini
....\counter.v
....\datact1.v
....\datactl.v
....\.b\add_sub_64i.tdf
....\..\add_sub_6vh.tdf
....\..\add_sub_7nh.tdf
....\..\add_sub_7sh.tdf
....\..\add_sub_8nh.tdf
....\..\decode_dkb.tdf
....\..\decode_gkb.tdf
....\..\decode_hkb.tdf
....\..\mux_0fc.tdf
....\..\mux_1fc.tdf
....\..\mux_2qc.tdf
....\..\mux_tec.tdf
....\..\RISC.asm.qmsg
....\..\risc.cbx.xml
....\..\RISC.cmp.cdb
....\..\RISC.cmp.hdb
....\..\RISC.cmp.rdb
....\..\RISC.cmp.tdb
....\..\RISC.cmp0.ddb
....\..\risc.db_info
....\..\risc.eco.cdb
....\..\RISC.eds_overflow
....\..\RISC.fit.qmsg
....\..\risc.fnsim.cdb
....\..\risc.fnsim.hdb
....\..\RISC.hier_info
....\..\risc.hif
....\..\RISC.map.cdb
....\..\RISC.map.hdb
....\..\risc.map.qmsg
....\..\RISC.pre_map.cdb
....\..\RISC.pre_map.hdb
....\..\RISC.psp
....\..\RISC.rtlv.hdb
....\..\RISC.rtlv_sg.cdb
....\..\RISC.rtlv_sg_swap.cdb
....\..\RISC.sgdiff.cdb
....\..\RISC.sgdiff.hdb
....\..\RISC.signalprobe.cdb
....\..\risc.sim.hdb
....\..\risc.sim.qmsg
....\..\risc.sim.rdb
....\..\risc.sim.vwf
....\..\risc.sld_design_entry.sci
....\..\risc.sld_design_entry_dsc.sci
....\..\risc.smp_dump.txt
....\..\RISC.syn_hier_info
....\..\RISC.tan.qmsg
....\..\risc_cmp.qrpt
....\..\RISC_sim.qrpt
....\machine.v
....\machinect1.v
....\machinectl.v
....\ram.v
....\register.v
....\RISC.asm.rpt
....\RISC.done
....\RISC.fit.eqn
....\RISC.fit.rpt
....\RISC.fit.summary
....\RISC.flow.rpt
....\RISC.map.eqn
....\risc.map.rpt
....\risc.map.summary
....\RISC.pin
....\risc.pof
....\risc.qpf
....\risc.qsf
....\risc.qws
....\RISC.sim.rpt
....\risc.sof
....\RISC.tan.rpt
....\RISC.tan.summary
....\RISC.v
....\RISC.vwf
....\RISC1.vwf
....\riscram.v
....\riscram_bb.v
....\riscrom.mif
....\riscrom.v
....\riscrom_bb.v
....\risc_1.pof
....\rom.v
....\db
risc