文件名称:daima
介绍说明--下载内容均来自于网络,请自行研究使用
寄存器组
1. 实验目的
(1)了解通用寄存器组的用途及对CPU的重要性。
(2)掌握通用寄存器组的设计方法。
2. 实验要求
设计一个通用寄存器组,满足以下要求:
(1)通用寄存器组中有4个16位的寄存器。
(2)当复位信号reset=0时,将通用寄存器组中的4个寄存器清零。
(3)通用寄存器组中有1个写入端口,当DRWr=1时,在时钟clk的上升沿将数据总线上的数据写入DR[1..0]指定的寄存器。
(4)通用寄存器组中有两个读出端口,由控制信IDC控制,分别对应算术逻辑单元的A口和B口。IDC=0选择目的操作数;IDC=1选择源操作数。
(5)设计要求层次设计。底层的设计实体有3个:通用寄存器组数据输入模块包括4个16位寄存器,具有复位功能和允许写功能;一个4选1多路开关,负责选择寄存器的读出。一个2路数据分配器实现数据双端口输出,顶层设计构成一个完整的通用寄存器组。
-mhyjbn
1. 实验目的
(1)了解通用寄存器组的用途及对CPU的重要性。
(2)掌握通用寄存器组的设计方法。
2. 实验要求
设计一个通用寄存器组,满足以下要求:
(1)通用寄存器组中有4个16位的寄存器。
(2)当复位信号reset=0时,将通用寄存器组中的4个寄存器清零。
(3)通用寄存器组中有1个写入端口,当DRWr=1时,在时钟clk的上升沿将数据总线上的数据写入DR[1..0]指定的寄存器。
(4)通用寄存器组中有两个读出端口,由控制信IDC控制,分别对应算术逻辑单元的A口和B口。IDC=0选择目的操作数;IDC=1选择源操作数。
(5)设计要求层次设计。底层的设计实体有3个:通用寄存器组数据输入模块包括4个16位寄存器,具有复位功能和允许写功能;一个4选1多路开关,负责选择寄存器的读出。一个2路数据分配器实现数据双端口输出,顶层设计构成一个完整的通用寄存器组。
-mhyjbn
(系统自动生成,下载前可以参看下载内容)
下载文件列表
daima.txt