文件名称:一种节约面积的可编程存储器内建自测试设计方法
- 所属分类:
- 编程文档
- 资源属性:
- [PDF]
- 上传时间:
- 2012-02-06
- 文件大小:
- 808.04kb
- 下载次数:
- 0次
- 提 供 者:
- buildgates
- 相关连接:
- 无
- 下载说明:
- 别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容均来自于网络,请自行研究使用
随着深亚微米技术不断的发展,在SoC 设计中存储器需求越来越大,芯片的量产需要有效率而又 具有相对的低成本的测试方法。可编程存储器内建自测试方法基于客制化的控制器,提供了一定程度可 靠的弹性以及所需合理的硬件成本。我们在本文提出了一个P-MBIST 设计的硬件分享架构,经由分享共 用的地址产生器与控制器,P-MBIST 电路的面积开销能够大幅减小,利用加入的两级流水线能够达到更 高的测试速度。最后,所提出的P-MBIST 电路能够由使用者自定义的配置文档而自动生成。
相关搜索: 存储器内建自测试;SoC
(系统自动生成,下载前可以参看下载内容)
下载文件列表
压缩包 : 一种节约面积的可编程存储器内建自测试设计方法.rar 列表 一种节约面积的可编程存储器内建自测试设计方法.pdf