文件名称:LOCK
- 所属分类:
- VHDL编程
- 资源属性:
- 上传时间:
- 2012-11-26
- 文件大小:
- 183kb
- 下载次数:
- 0次
- 提 供 者:
- cheng******
- 相关连接:
- 无
- 下载说明:
- 别用迅雷下载,失败请重下,重下不扣分!
下载
别用迅雷、360浏览器下载。
如迅雷强制弹出,可右键点击选“另存为”。
失败请重下,重下不扣分。
如迅雷强制弹出,可右键点击选“另存为”。
失败请重下,重下不扣分。
介绍说明--下载内容均来自于网络,请自行研究使用
以QuatusⅡ为平台,采用VHDL语言实现数字密码锁的功能,可以仿真实现。-To Quatus Ⅱ as a platform, the use of VHDL language digital code lock function, you can realize simulation.
相关搜索: 密码锁
vhdl
密码锁
digital
lock
vhdl
digital
lock
vhdl
code
for
digital
lock
Digital
Code
Lock
vhdl
数字密码锁
相关搜索: 密码锁
vhdl
密码锁
digital
lock
vhdl
digital
lock
vhdl
code
for
digital
lock
Digital
Code
Lock
vhdl
数字密码锁
(系统自动生成,下载前可以参看下载内容)
下载文件列表
LOCK
....\Chain1.cdf
....\cmp_state.ini
....\DB
....\..\lock.asm.qmsg
....\..\lock.asm_labs.ddb
....\..\lock.cbx.xml
....\..\lock.cmp.cdb
....\..\lock.cmp.hdb
....\..\lock.cmp.logdb
....\..\lock.cmp.rdb
....\..\lock.cmp.tdb
....\..\lock.cmp0.ddb
....\..\lock.db_info
....\..\lock.eco.cdb
....\..\lock.fit.qmsg
....\..\lock.hier_info
....\..\LOCK.HIF
....\..\lock.map.cdb
....\..\lock.map.hdb
....\..\lock.map.logdb
....\..\lock.map.qmsg
....\..\lock.pre_map.cdb
....\..\lock.pre_map.hdb
....\..\LOCK.PSP
....\..\lock.rtlv.hdb
....\..\lock.rtlv_sg.cdb
....\..\lock.rtlv_sg_swap.cdb
....\..\lock.sgdiff.cdb
....\..\lock.sgdiff.hdb
....\..\lock.signalprobe.cdb
....\..\lock.sld_design_entry.sci
....\..\lock.sld_design_entry_dsc.sci
....\..\lock.syn_hier_info
....\..\lock.tan.qmsg
....\..\lock_cmp.qrpt
....\lock.asm.rpt
....\lock.done
....\lock.fit.eqn
....\lock.fit.rpt
....\lock.fit.summary
....\lock.flow.rpt
....\lock.map.eqn
....\lock.map.rpt
....\lock.map.summary
....\LOCK.PIN
....\LOCK.POF
....\LOCK.QPF
....\LOCK.QSF
....\LOCK.QWS
....\LOCK.SOF
....\lock.tan.rpt
....\lock.tan.summary
....\LOCK.VHD
....\LOCK.VWF
....\Chain1.cdf
....\cmp_state.ini
....\DB
....\..\lock.asm.qmsg
....\..\lock.asm_labs.ddb
....\..\lock.cbx.xml
....\..\lock.cmp.cdb
....\..\lock.cmp.hdb
....\..\lock.cmp.logdb
....\..\lock.cmp.rdb
....\..\lock.cmp.tdb
....\..\lock.cmp0.ddb
....\..\lock.db_info
....\..\lock.eco.cdb
....\..\lock.fit.qmsg
....\..\lock.hier_info
....\..\LOCK.HIF
....\..\lock.map.cdb
....\..\lock.map.hdb
....\..\lock.map.logdb
....\..\lock.map.qmsg
....\..\lock.pre_map.cdb
....\..\lock.pre_map.hdb
....\..\LOCK.PSP
....\..\lock.rtlv.hdb
....\..\lock.rtlv_sg.cdb
....\..\lock.rtlv_sg_swap.cdb
....\..\lock.sgdiff.cdb
....\..\lock.sgdiff.hdb
....\..\lock.signalprobe.cdb
....\..\lock.sld_design_entry.sci
....\..\lock.sld_design_entry_dsc.sci
....\..\lock.syn_hier_info
....\..\lock.tan.qmsg
....\..\lock_cmp.qrpt
....\lock.asm.rpt
....\lock.done
....\lock.fit.eqn
....\lock.fit.rpt
....\lock.fit.summary
....\lock.flow.rpt
....\lock.map.eqn
....\lock.map.rpt
....\lock.map.summary
....\LOCK.PIN
....\LOCK.POF
....\LOCK.QPF
....\LOCK.QSF
....\LOCK.QWS
....\LOCK.SOF
....\lock.tan.rpt
....\lock.tan.summary
....\LOCK.VHD
....\LOCK.VWF