文件名称:h2
介绍说明--下载内容均来自于网络,请自行研究使用
加法器
输入信号:
输入数实部Ra,Rb,Rc,Rd,虚部Ia,Ib,Ic,Id的数据宽度均为19位;每次向加法器阵列只能送一个操作数,包括实数R(19bit)、虚部I(19bit);操作数据a、c、b、d的顺序连续送入,在加法器列中要进行串并变换。
CP脉冲。
输出信号:
输出数实部Ra’,Rb’,Rc’,Rd’,虚部Ia’,Ib’,Ic’,Id’的数据宽度均为21位。-Adder input signal: the real part of the input number Ra, Rb, Rc, Rd, imaginary part Ia, Ib, Ic, Id data width is 19 each adder array can only send to one of the operands, including real numbers R (19bit), the imaginary part I (19bit) operational data a, c, b, d in order continuously fed, the adder column to be serial-parallel conversion. CP pulse. Output signal: Outputs the real part of Ra ' , Rb' , Rc ' , Rd' , the imaginary part of Ia ' , Ib' , Ic ' , Id' data width is 21.
输入信号:
输入数实部Ra,Rb,Rc,Rd,虚部Ia,Ib,Ic,Id的数据宽度均为19位;每次向加法器阵列只能送一个操作数,包括实数R(19bit)、虚部I(19bit);操作数据a、c、b、d的顺序连续送入,在加法器列中要进行串并变换。
CP脉冲。
输出信号:
输出数实部Ra’,Rb’,Rc’,Rd’,虚部Ia’,Ib’,Ic’,Id’的数据宽度均为21位。-Adder input signal: the real part of the input number Ra, Rb, Rc, Rd, imaginary part Ia, Ib, Ic, Id data width is 19 each adder array can only send to one of the operands, including real numbers R (19bit), the imaginary part I (19bit) operational data a, c, b, d in order continuously fed, the adder column to be serial-parallel conversion. CP pulse. Output signal: Outputs the real part of Ra ' , Rb' , Rc ' , Rd' , the imaginary part of Ia ' , Ib' , Ic ' , Id' data width is 21.
(系统自动生成,下载前可以参看下载内容)
下载文件列表
h2\h2\0h2.mgf
..\..\1h2.mgf
..\..\3h2.mgf
..\..\bde.set
..\..\compilation.order
..\..\......e\contents.lib~h2
..\..\.......\h2.cmd
..\..\.......\h2.epr
..\..\.......\h2.erf
..\..\.......\sources.sth
..\..\.......\vsim.log
..\..\compile.cfg
..\..\Edfmap.ini
..\..\elaboration.log
..\..\h2.adf
..\..\h2.LIB
..\..\h2.wsp
..\..\log\console.log
..\..\projlib.cfg
..\..\src\alu2.vhd
..\..\...\alu2_test.vhd
..\..\...\transcript
..\..\...\untitled.asdb
..\..\...\untitled.awc
..\..\...\wave.asdb
..\..\synthesis.order
..\h2.aws
..\h2.wsw
..\library.cfg
..\h2\compile
..\..\log
..\..\src
..\h2
h2