文件名称:liushuideng
介绍说明--下载内容均来自于网络,请自行研究使用
verilog HDL程序,功能:点亮LED灯,并实现右移的流水效果,已在FPGA板上验证过。-failed to translate
(系统自动生成,下载前可以参看下载内容)
下载文件列表
移位流水灯\a (2).bdf
..........\a (2).done
..........\a (2).pin
..........\a (2).pof
..........\a (2).qpf
..........\a (2).qsf
..........\a (2).sof
..........\a.asm (2).rpt
..........\a.asm.rpt
..........\a.bdf
..........\a.done
..........\a.fit (2).rpt
..........\a.fit (2).smsg
..........\a.fit (2).summary
..........\a.fit.rpt
..........\a.fit.smsg
..........\a.fit.summary
..........\a.flow (2).rpt
..........\a.flow.rpt
..........\a.map (2).rpt
..........\a.map (2).summary
..........\a.map.rpt
..........\a.map.summary
..........\a.pin
..........\a.pof
..........\a.qpf
..........\a.qsf
..........\a.qws
..........\a.sof
..........\a.tan (2).rpt
..........\a.tan (2).summary
..........\a.tan.rpt
..........\a.tan.summary
..........\counter8 (2).v
..........\counter8.v
..........\db\a (2).db_info
..........\..\a.asm.qmsg
..........\..\a.cbx.xml
..........\..\a.cmp.bpm
..........\..\a.cmp.cdb
..........\..\a.cmp.ecobp
..........\..\a.cmp.hdb
..........\..\a.cmp.logdb
..........\..\a.cmp.rdb
..........\..\a.cmp.tdb
..........\..\a.cmp0.ddb
..........\..\a.db_info
..........\..\a.eco (2).cdb
..........\..\a.eco.cdb
..........\..\a.fit.qmsg
..........\..\a.hier_info
..........\..\a.hif
..........\..\a.map.bpm
..........\..\a.map.cdb
..........\..\a.map.ecobp
..........\..\a.map.hdb
..........\..\a.map.logdb
..........\..\a.map.qmsg
..........\..\a.map_bb.cdb
..........\..\a.map_bb.hdb
..........\..\a.map_bb.hdbx
..........\..\a.map_bb.logdb
..........\..\a.pre_map.cdb
..........\..\a.pre_map.hdb
..........\..\a.psp
..........\..\a.root_partition.cmp.atm
..........\..\a.root_partition.cmp.dfp
..........\..\a.root_partition.cmp.hdbx
..........\..\a.root_partition.cmp.logdb
..........\..\a.root_partition.cmp.rcf
..........\..\a.root_partition.map.atm
..........\..\a.root_partition.map.hdbx
..........\..\a.root_partition.map.info
..........\..\a.rtlv.hdb
..........\..\a.rtlv_sg.cdb
..........\..\a.rtlv_sg_swap.cdb
..........\..\a.sgdiff.cdb
..........\..\a.sgdiff.hdb
..........\..\a.signalprobe.cdb
..........\..\a.sld_design_entry (2).sci
..........\..\a.sld_design_entry.sci
..........\..\a.sld_design_entry_dsc.sci
..........\..\a.syn_hier_info
..........\..\a.tan.qmsg
..........\..\a.tis_db_list.ddb
..........\..\prev_cmp_a (2).qmsg
..........\..\prev_cmp_a.asm (2).qmsg
..........\..\prev_cmp_a.asm.qmsg
..........\..\prev_cmp_a.fit (2).qmsg
..........\..\prev_cmp_a.fit.qmsg
..........\..\prev_cmp_a.map (2).qmsg
..........\..\prev_cmp_a.map.qmsg
..........\..\prev_cmp_a.qmsg
..........\..\prev_cmp_a.tan (2).qmsg
..........\..\prev_cmp_a.tan.qmsg
..........\fpq (2).bsf
..........\fpq (2).v
..........\fpq.bsf
..........\fpq.v
..........\fpq.v (2).bak