文件名称:project
下载
别用迅雷、360浏览器下载。
如迅雷强制弹出,可右键点击选“另存为”。
失败请重下,重下不扣分。
如迅雷强制弹出,可右键点击选“另存为”。
失败请重下,重下不扣分。
介绍说明--下载内容均来自于网络,请自行研究使用
介绍了利用VHDL硬件描述语言设计的简易数字钟的思路和技巧。在QuatusⅡ开发环境中编译和仿真了所设计的程序,并在可编程逻辑器件上下载验证。仿真和验证结果表明,该设计方法切实可行,具有一定的借鉴性。-digital clock
(系统自动生成,下载前可以参看下载内容)
下载文件列表
project\db\main.asm.qmsg
.......\..\main.cbx.xml
.......\..\main.cmp.bpm
.......\..\main.cmp.cdb
.......\..\main.cmp.ecobp
.......\..\main.cmp.hdb
.......\..\main.cmp.logdb
.......\..\main.cmp.rdb
.......\..\main.cmp_bb.cdb
.......\..\main.cmp_bb.hdb
.......\..\main.cmp_bb.logdb
.......\..\main.cmp_bb.rcf
.......\..\main.dbp
.......\..\main.db_info
.......\..\main.eco.cdb
.......\..\main.fit.qmsg
.......\..\main.hier_info
.......\..\main.hif
.......\..\main.map.bpm
.......\..\main.map.cdb
.......\..\main.map.ecobp
.......\..\main.map.hdb
.......\..\main.map.logdb
.......\..\main.map.qmsg
.......\..\main.map_bb.cdb
.......\..\main.map_bb.hdb
.......\..\main.map_bb.logdb
.......\..\main.pre_map.cdb
.......\..\main.pre_map.hdb
.......\..\main.psp
.......\..\main.pss
.......\..\main.rtlv.hdb
.......\..\main.rtlv_sg.cdb
.......\..\main.rtlv_sg_swap.cdb
.......\..\main.sgdiff.cdb
.......\..\main.sgdiff.hdb
.......\..\main.signalprobe.cdb
.......\..\main.sld_design_entry.sci
.......\..\main.sld_design_entry_dsc.sci
.......\..\main.syn_hier_info
.......\..\main.tan.qmsg
.......\..\prev_cmp_main.asm.qmsg
.......\..\prev_cmp_main.fit.qmsg
.......\..\prev_cmp_main.map.qmsg
.......\..\prev_cmp_main.tan.qmsg
.......\main.asm.rpt
.......\main.cdf
.......\main.done
.......\main.dpf
.......\main.fit.rpt
.......\main.fit.smsg
.......\main.fit.summary
.......\main.flow.rpt
.......\main.map.rpt
.......\main.map.summary
.......\main.pin
.......\main.pof
.......\main.qpf
.......\main.qsf
.......\main.qws
.......\main.sof
.......\main.tan.rpt
.......\main.tan.summary
.......\main.vhd
.......\main.vhd.bak
.......\prev_cmp_main.qmsg
.......\Vhdl2.vhd
.......\Vhdl3.vhd
.......\Vhdl3.vhd.bak
.......\Vhdl4.vhd
.......\Vhdl5.vhd
.......\Vhdl6.vhd
.......\Vhdl7.vhd
.......\db
project
.......\..\main.cbx.xml
.......\..\main.cmp.bpm
.......\..\main.cmp.cdb
.......\..\main.cmp.ecobp
.......\..\main.cmp.hdb
.......\..\main.cmp.logdb
.......\..\main.cmp.rdb
.......\..\main.cmp_bb.cdb
.......\..\main.cmp_bb.hdb
.......\..\main.cmp_bb.logdb
.......\..\main.cmp_bb.rcf
.......\..\main.dbp
.......\..\main.db_info
.......\..\main.eco.cdb
.......\..\main.fit.qmsg
.......\..\main.hier_info
.......\..\main.hif
.......\..\main.map.bpm
.......\..\main.map.cdb
.......\..\main.map.ecobp
.......\..\main.map.hdb
.......\..\main.map.logdb
.......\..\main.map.qmsg
.......\..\main.map_bb.cdb
.......\..\main.map_bb.hdb
.......\..\main.map_bb.logdb
.......\..\main.pre_map.cdb
.......\..\main.pre_map.hdb
.......\..\main.psp
.......\..\main.pss
.......\..\main.rtlv.hdb
.......\..\main.rtlv_sg.cdb
.......\..\main.rtlv_sg_swap.cdb
.......\..\main.sgdiff.cdb
.......\..\main.sgdiff.hdb
.......\..\main.signalprobe.cdb
.......\..\main.sld_design_entry.sci
.......\..\main.sld_design_entry_dsc.sci
.......\..\main.syn_hier_info
.......\..\main.tan.qmsg
.......\..\prev_cmp_main.asm.qmsg
.......\..\prev_cmp_main.fit.qmsg
.......\..\prev_cmp_main.map.qmsg
.......\..\prev_cmp_main.tan.qmsg
.......\main.asm.rpt
.......\main.cdf
.......\main.done
.......\main.dpf
.......\main.fit.rpt
.......\main.fit.smsg
.......\main.fit.summary
.......\main.flow.rpt
.......\main.map.rpt
.......\main.map.summary
.......\main.pin
.......\main.pof
.......\main.qpf
.......\main.qsf
.......\main.qws
.......\main.sof
.......\main.tan.rpt
.......\main.tan.summary
.......\main.vhd
.......\main.vhd.bak
.......\prev_cmp_main.qmsg
.......\Vhdl2.vhd
.......\Vhdl3.vhd
.......\Vhdl3.vhd.bak
.......\Vhdl4.vhd
.......\Vhdl5.vhd
.......\Vhdl6.vhd
.......\Vhdl7.vhd
.......\db
project