文件名称:TheRealizationofAdaptiveArithmeticCoderWithFPGA.ra
下载
别用迅雷、360浏览器下载。
如迅雷强制弹出,可右键点击选“另存为”。
失败请重下,重下不扣分。
如迅雷强制弹出,可右键点击选“另存为”。
失败请重下,重下不扣分。
介绍说明--下载内容均来自于网络,请自行研究使用
本文又用C语言实现了标准的自适应算术编码,拿它与用FPGA实现的改进后的自适应算术编码的仿真结果对比验证了这种改进后编码器编码的正确性。此种结构的编码效率很高,一个时钟编码一个数据比特,时钟频率可以达到50MHZ,占用的硬件资源大约有800个CLB(可配置逻辑模块)。-This thesis realizes the adaptive arithmetic coding which is not improved with C language,compare with the result of simulation of improved adaptive arithmetic coder and indicates that the output of improved coder is correct.The frequency of clock Call reach up to 50M/s and it Call processes a data in one clock.It uses about 800 CLBs (Configurable logic block).
相关搜索: arithmetic
coding
in
vhdl
arithmetic
coding
vhdl
算术编码
TheRealizationofAdaptiveArithmeticCoderWithFPGA
thesis
Adaptive
Arithmetic
Coder
相关搜索: arithmetic
coding
in
vhdl
arithmetic
coding
vhdl
算术编码
TheRealizationofAdaptiveArithmeticCoderWithFPGA
thesis
Adaptive
Arithmetic
Coder
(系统自动生成,下载前可以参看下载内容)
下载文件列表
The Realization of Adaptive Arithmetic Coder With FPGA.pdf