资源列表
[VHDL编程] inequal-lenghth-code
说明:不等长编码的设计,对莫尔斯电码的改进,用vhdl实现-Unequal-length coding design, Morse code improvements, using vhdl<非南> 在 2025-03-04 上传 | 大小:14.97mb | 下载:0
[VHDL编程] excess-3-code-adder-subtructer
说明:余3码excess-3 code加法器和减法器,用vhdl实现-I 3 yards excess-3 code adder and subtractor using vhdl<非南> 在 2025-03-04 上传 | 大小:4.94mb | 下载:0
[VHDL编程] 16-bit-binary-full-adder
说明:16位二进制全加器,带最高位的进位,主要用QUARTUS仿真工具实现-16-bit binary full adder<peter> 在 2025-03-04 上传 | 大小:1kb | 下载:0
[VHDL编程] ZRtech-PERI7-LCM
说明:基于NIOS II的LCM驱动开发,包括 TFT 9325驱动学习、 LCD彩条显示、 SD卡驱动、简易数码相框、驱动触摸 -Based on the NIOS II LCM driver development, including TFT 9325 driven learning, LCD color bar display, SD card drive, simple digital photo fr a me, dr<liju> 在 2025-03-04 上传 | 大小:25.18mb | 下载:0
[VHDL编程] man2uart_latest.tar
说明:fpga uart串口ip核,源代码例程。-fpga uart ip core<Aden> 在 2025-03-04 上传 | 大小:2kb | 下载:0
[VHDL编程] LabA1Design2
说明:设计模式比较器电路:电路的输入为两个8位无符号二进制数a、b和一个模式控制信号m;电路的输出为8位无符号二进制数y。当m=0时,y=MAX(a,b) 而当m=1时,则y=MIN(a,b)。要求用多层次结构设计电路,即调用数据选择器和比较器等基本模块来设计电路。-Design pattern comparator circuit: circuit input as two 8-bit unsigned binary numbers a,<Peter> 在 2025-03-04 上传 | 大小:1kb | 下载:0