资源列表

« 1 2 ... .19 .20 .21 .22 .23 1024.25 .26 .27 .28 .29 ... 33935 »

[VHDL编程py2cmod-0.1.2.tar

说明:this is a scoerboarding algorithm
<jackson111 > 在 2025-02-12 上传 | 大小:14kb | 下载:0

[嵌入式/单片机编程ADC

说明:STM32L0系列,ADC超低功耗。全部由HAL组成。(STM32L0 series, ADC ultra low power consumption. All made up of HAL.)
<cardtech > 在 2025-02-12 上传 | 大小:217kb | 下载:0

[嵌入式/单片机编程PWR

说明:STM32L0系列,超低功耗例程,已达官方所称的ua级电流(STM32L0 series, ultra low power routines, the official known as UA class current)
<cardtech > 在 2025-02-12 上传 | 大小:29.11mb | 下载:0

[VHDL编程kbd

说明:avr code kbd optimization source code code
<abbasdf > 在 2025-02-12 上传 | 大小:49kb | 下载:0

[开源硬件SwiftProForArduino-develop

说明:这个是UArm的开源控制软件 以及固件 对于参考机器臂开发很有帮助。定位精度已经达到0.2mm 而且 还有手势教学功能(This is UArm's open source control software and firmware, which is very useful for reference robotic arm development. Positioning accuracy has reached 0.2mm,
<当空明月 > 在 2025-02-12 上传 | 大小:1.88mb | 下载:0

[开源硬件uArmCreatorStudio-master

说明:上位机软件 也是开源的 ,带3D直接视图功能,直观显示轨迹 与图形化变成(The host computer software is also open source, with 3D direct view function, intuitive display of trajectory and graphics into)
<当空明月 > 在 2025-02-12 上传 | 大小:26.35mb | 下载:0

[VHDL编程paral

说明:verilog avr algorithm avr
<abbasdf > 在 2025-02-12 上传 | 大小:7.84mb | 下载:0

[嵌入式/单片机编程CAN

说明:STM32F207 CubeMX HAL CAN
<孤舟蓑笠翁ZP > 在 2025-02-12 上传 | 大小:3.58mb | 下载:0

[嵌入式LinuxMT6737_SPI_ads7871.tar

说明:MT6737平台安卓7.0系统调通ADS7871,走的是SPI通信,调试ADS7871的可以参考,在MTK平台调试SPI的同样可以参考(MT6737 platform Android 7 system tune ADS7871, go is SPI communication, debug ADS7871 can refer to, in the MTK platform debugging SPI can also refer to)
<小草and胡杨 > 在 2025-02-12 上传 | 大小:468kb | 下载:0

[嵌入式/单片机编程三轴加速度传感器实验

说明:基于STM32单片机的三轴加速度检测程序(Three axis acceleration detection program based on STM32 microcontroller)
<海虹致芯 > 在 2025-02-12 上传 | 大小:344kb | 下载:0

[嵌入式/单片机编程BS83B12A_20160607LIBV413--V3

说明:BS83B12A 触摸程序源码,从合泰代理处获得。(BS83B12A TOUCH IC souse code)
<白菜虫 > 在 2025-02-12 上传 | 大小:72kb | 下载:1

[VHDL编程dds6_ise12migration

说明:以DE2为开发平台,采用Veriolg语言编程,实现了DDS信号输出,频率,步进,波形输出均可调,采用Modelsim以及FPGA内嵌逻辑分析仪验证设计的正确性,可以满足一定的工程需求。(With DE2 as the development platform and Veriolg language programming, the DDS signal output, frequency, step and waveform out
<小小猪猪猪 > 在 2025-02-12 上传 | 大小:3.25mb | 下载:0
« 1 2 ... .19 .20 .21 .22 .23 1024.25 .26 .27 .28 .29 ... 33935 »

源码中国 www.ymcn.org