资源列表

« 1 2 ... .71 .72 .73 .74 .75 26476.77 .78 .79 .80 .81 ... 33935 »

[其他嵌入式/单片机内容PWM_4

说明:死区时间型PWM在stm32上的实现-PWM dead time based on the realization of the stm32
<管我的> 在 2025-01-12 上传 | 大小:1.27mb | 下载:0

[单片机(51,AVR,MSP430等)STCTestDelay

说明:本程序用于测试stc单片机延时时间; 测试精确度高,多次试验,每次输出值相差1-The procedure used to test the chip delay time stc test accuracy, several tests, each output value difference between the 1
<smart401> 在 2025-01-12 上传 | 大小:23kb | 下载:0

[其他嵌入式/单片机内容4X4button

说明:4x4矩阵键盘在stm32上的实现,采样反转法,实践证明好用-4x4 matrix keyboard stm32 on the realization of sampling inversion method, proved easy to use
<管我的> 在 2025-01-12 上传 | 大小:1.08mb | 下载:0

[VHDL编程fft

说明:基于 FPAG 的FFT,比较完整,自己可以尝试实验一下,或许可以试出来-FFT-based FPAG
<answer> 在 2025-01-12 上传 | 大小:10.35mb | 下载:0

[其他嵌入式/单片机内容DAC_Any_voltage

说明:任意电压DAC输出在stm32上的实现,方便好用-Any voltage on the DAC output to achieve the stm32, easy to use. . . . .
<管我的> 在 2025-01-12 上传 | 大小:1.1mb | 下载:0

[微处理器(ARM/PowerPC等)Button_Change_Pwmdty

说明:按键改变pwm占空比在stm32上的实现-Button to change the pwm duty cycle to achieve on the stm32. . . . . .
<管我的> 在 2025-01-12 上传 | 大小:1.22mb | 下载:0

[VHDL编程maopao

说明:利用verilog实现的冒泡排序。能够用于排任何多个数据的次序。-Implementation of bubble sort using verilog. Can be used for any number of rows of data in order.
<sue> 在 2025-01-12 上传 | 大小:197kb | 下载:0

[VHDL编程FIFO

说明:本文件包含仿真文件和工程文件,完成的功能是实现FIFO。-This file contains the simulation files and project files, complete function is to achieve FIFO.
<sue> 在 2025-01-12 上传 | 大小:4kb | 下载:0

[嵌入式/单片机编程12864

说明:非常好用的430单片机控制12864的程序,已编译通过,适合移植!-Very easy to use MCU control 12864 430 program, compiled by, for transplant!
<> 在 2025-01-12 上传 | 大小:13kb | 下载:0

[VHDL编程ram

说明:利用verilog实现的双口RAM。文件包含工程文件,仿真文件,使用方便。-Using verilog implementation of dual-port RAM. File contains the project files, simulation files, easy to use.
<sue> 在 2025-01-12 上传 | 大小:214kb | 下载:0

[嵌入式/单片机编程ADC

说明:非常完美的控制430单片机内置AD的驱动程序,已编译通过,能过使用!-Perfect control of the microcontroller built-in 430 AD, the driver, compiled by, can live with!
<> 在 2025-01-12 上传 | 大小:25kb | 下载:0

[VHDL编程jdclk

说明:利用verilog实现的步进延迟电路,是数字示波器的核心部分。-Using verilog implementation step delay circuit, is the core of the digital oscilloscope.
<sue> 在 2025-01-12 上传 | 大小:276kb | 下载:0
« 1 2 ... .71 .72 .73 .74 .75 26476.77 .78 .79 .80 .81 ... 33935 »

源码中国 www.ymcn.org