资源列表

« 1 2 ... .15 .16 .17 .18 .19 1320.21 .22 .23 .24 .25 ... 33935 »

[VHDL编程ref-sdr-sdram-vhdl

说明:DDR控制器的VHDL源代码.采用FPGA实现DDR接口控制器,适用于Altera的FPGA,最高频率可到100M-DDR controller VHDL source code. Using FPGA DDR interface controller, applicable to Altera FPGA, the highest frequency available 100M
<张涛> 在 2025-03-01 上传 | 大小:758kb | 下载:0

[单片机(51,AVR,MSP430等)CAN模块程序清单

说明:基于sja1000的CAN驱动程序 可以直接使用在现场总线中-sja1000 based on the CAN driver can be used directly in Fieldbus
<金军> 在 2025-03-01 上传 | 大小:4kb | 下载:0

[单片机(51,AVR,MSP430等)11tlc5615

说明:基于WAVE6000的 可以直接使用在数据采集系统中-based on the direct use of the Data Acquisition System
<金军> 在 2025-03-01 上传 | 大小:7kb | 下载:0

[单片机(51,AVR,MSP430等)at24c02_1

说明:WAVE6000 编写的AT24C02驱动 用于掉电数据保护-WAVE6000 prepared for the Application of AT24C02 drive for data protection
<金军> 在 2025-03-01 上传 | 大小:14kb | 下载:0

[单片机(51,AVR,MSP430等)p1

说明:
<金军> 在 2025-03-01 上传 | 大小:12kb | 下载:0

[单片机(51,AVR,MSP430等)lcd_wg12864

说明:WG12864驱动程序 模块已经定义好 直接调用就可-WG12864 driver module has been good definition can be called directly
<金军> 在 2025-03-01 上传 | 大小:10kb | 下载:0

[单片机(51,AVR,MSP430等)11_a51

说明:WAVE6000编写的常用的程序 包括键盘 通信 数据转换 -WAVE6000 prepared by the common keyboard communication procedures include data conversion
<金军> 在 2025-03-01 上传 | 大小:92kb | 下载:0

[单片机(51,AVR,MSP430等)1_sy0406

说明:SY0406开发板的测试程序 可以检查键盘使用 密码保护 LED显示-SY0406 development board testing procedures to check the use of password-protected keyboard LED Display
<金军> 在 2025-03-01 上传 | 大小:6kb | 下载:0

[单片机(51,AVR,MSP430等)YEJIN

说明:LCD模块 能够在按下一个键后 在液晶上显示相应的数据 -LCD module can press a button and the LCD display on the corresponding data
<金军> 在 2025-03-01 上传 | 大小:2kb | 下载:0

[VHDL编程100个vhdl设计例子

说明:内附多路选择器,74系列芯片VHDL源码,加法器,FIR,比较器等大量例子,对初学VHDL语言很有好处。可用maxplus,quartus,synplicity等综合软件进行调试-contains multiple-choice, 74 chips VHDL source code, the adder, FIR, comparators, etc. are plenty of examples for beginners VHDL v
<杰轩> 在 2025-03-01 上传 | 大小:228kb | 下载:0

[VHDL编程数字锁相环设计源程序

说明:PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF-digital phase-locked loop PLL design source, i
<杰轩> 在 2025-03-01 上传 | 大小:118kb | 下载:0

[Windows CEWINCE设备驱动程序开发指南

说明:介绍了为基于Windows CE的设备开发设备驱动程序的过程,解释了如何创建简单和流接口驱动程序,以及如何实现通用串行总线(USB)和网络驱动程序接口规范(NDIS)驱动程序-introduced for Windows CE-based devices device driver process, and explained how to create a simple interface and flow-driven proced
<akay> 在 2025-03-01 上传 | 大小:4.15mb | 下载:0
« 1 2 ... .15 .16 .17 .18 .19 1320.21 .22 .23 .24 .25 ... 33935 »

源码中国 www.ymcn.org