文件名称:duogongnengshuzibiao

  • 所属分类:
  • 其他小程序
  • 资源属性:
  • [VHDL] [源码]
  • 上传时间:
  • 2013-08-21
  • 文件大小:
  • 503kb
  • 下载次数:
  • 0次
  • 提 供 者:
  • suy***
  • 相关连接:
  • 下载说明:
  • 别用迅雷下载,失败请重下,重下不扣分!

介绍说明--下载内容均来自于网络,请自行研究使用

多功能数字电子表

(1)正常计时:秒(60)、分(60)、小时(24)计数;秒计时的频率为1Hz,数码管用动态扫描实时显示计时的小时、分、秒。

(2)整点报时:逢整点蜂鸣器在“59”分钟的第51、53、55、57秒发频率为512Hz的低音,在“59”分钟的第59秒发频率为1024Hz的高音。

(3)校时:

校小时, 显示小时数码管以4Hz的频率递增计数;

校分, 显示分数码管以4Hz的频率递增计数;

校秒, 秒清0。

其他:

1.晶振为12 MHz

2. 采用CPLD 器件为ALTERA 的EPM7064SL-44

3.采用数码管显示-Multifunction digital electronic watch (1) normal time: second (60), points (60), hours (24) counts second timing frequency of 1Hz, dynamic scanning real-time display of digital works timekeeping hour, minutes and seconds. (2) The whole point timekeeping: Every whole point of the buzzer in the " 59" minutes of 51,53,55,57 second frequency is 512Hz bass made in the " 59" minutes of the first 59 seconds made the treble frequency is 1024Hz . (3) school: school hours, hours of digital tube display frequency of 4Hz counts school hours, the display of digital 4Hz for counting school, seconds cleared. Others: 1. Crystal is 12 MHz 2. Using ALTERA CPLD device as the EPM7064SL-44 3. Using digital display
(系统自动生成,下载前可以参看下载内容)

下载文件列表





多功能数字表2\Block1.bdf

.............\clock.asm.rpt

.............\clock.bsf

.............\clock.cdf

.............\clock.done

.............\clock.fit.eqn

.............\clock.fit.rpt

.............\clock.fit.summary

.............\clock.flow.rpt

.............\clock.map.eqn

.............\clock.map.rpt

.............\clock.map.summary

.............\clock.pin

.............\clock.pof

.............\clock.qpf

.............\clock.qsf

.............\clock.qws

.............\clock.tan.rpt

.............\clock.tan.summary

.............\clock.v

.............\cmp_state.ini

.............\db\add_sub_5ph.tdf

.............\..\add_sub_7ph.tdf

.............\..\add_sub_9ph.tdf

.............\..\add_sub_aph.tdf

.............\..\clock.asm.qmsg

.............\..\clock.cbx.xml

.............\..\clock.cmp.cdb

.............\..\clock.cmp.hdb

.............\..\clock.cmp.rdb

.............\..\clock.cmp.tdb

.............\..\clock.cmp0.ddb

.............\..\clock.db_info

.............\..\clock.eco.cdb

.............\..\clock.fit.qmsg

.............\..\clock.hier_info

.............\..\clock.hif

.............\..\clock.map.cdb

.............\..\clock.map.hdb

.............\..\clock.map.qmsg

.............\..\clock.pre_map.cdb

.............\..\clock.pre_map.hdb

.............\..\clock.psp

.............\..\clock.rtlv.hdb

.............\..\clock.rtlv_sg.cdb

.............\..\clock.rtlv_sg_swap.cdb

.............\..\clock.sgdiff.cdb

.............\..\clock.sgdiff.hdb

.............\..\clock.sld_design_entry.sci

.............\..\clock.sld_design_entry_dsc.sci

.............\..\clock.syn_hier_info

.............\..\clock.tan.qmsg

.............\..\clock_cmp.qrpt

............1\beep.v

.............\Block1.bdf

.............\clock.asm.rpt

.............\clock.cdf

.............\clock.done

.............\clock.fit.eqn

.............\clock.fit.rpt

.............\clock.fit.summary

.............\clock.flow.rpt

.............\clock.map.eqn

.............\clock.map.rpt

.............\clock.map.summary

.............\clock.pin

.............\clock.pof

.............\clock.qpf

.............\clock.qsf

.............\clock.qws

.............\clock.sof

.............\clock.tan.rpt

.............\clock.tan.summary

.............\clock.v

.............\cmp_state.ini

.............\db\add_sub_5ph.tdf

.............\..\add_sub_6ph.tdf

.............\..\add_sub_8ph.tdf

.............\..\add_sub_9ph.tdf

.............\..\add_sub_aph.tdf

.............\..\clock.asm.qmsg

.............\..\clock.cbx.xml

.............\..\clock.cmp.rdb

.............\..\clock.db_info

.............\..\clock.eco.cdb

.............\..\clock.fit.qmsg

.............\..\clock.hier_info

.............\..\clock.hif

.............\..\clock.map.hdb

.............\..\clock.map.qmsg

.............\..\clock.pre_map.hdb

.............\..\clock.psp

.............\..\clock.rtlv.hdb

.............\..\clock.rtlv_sg.cdb

.............\..\clock.rtlv_sg_swap.cdb

.............\..\clock.sgdiff.cdb

.............\..\clock.sgdiff.hdb

.............\..\clock.sld_design_entry.sci

.............\..\clock.sld_design_entry_dsc.sci

.............\..\clock.syn_hier_info

相关说明

  • 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
  • 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度更多...
  • 请直接用浏览器下载本站内容,不要使用迅雷之类的下载软件,用WinRAR最新版进行解压.
  • 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
  • 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
  • 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.

相关评论

暂无评论内容.

发表评论

*主  题:
*内  容:
*验 证 码:

源码中国 www.ymcn.org