文件名称:61EDA_D88
介绍说明--下载内容均来自于网络,请自行研究使用
基于fpga来控制,键盘和数码显示的接口程序
(系统自动生成,下载前可以参看下载内容)
下载文件列表
压缩包 : 9133198161eda_d88.rar 列表 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\automake.log 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\bitgen.ut 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\coregen.log 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\coregen.prj 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\kb2vhdl.vhd 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\README.txt 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\README.txt~ 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.bgn 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.bit 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.bld 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.cmd_log 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\S3demo.dhp 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.drc 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\S3demo.lfp 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.lso 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\S3demo.mcs 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.mrp 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.nc1 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.ncd 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.ngc 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.ngd 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.ngm 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.ngr 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\S3demo.npl 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.pad 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.pad_txt 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.par 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.pcf 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.placed_ncd_tracker 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.prj 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\S3demo.prm 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.routed_ncd_tracker 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\S3demo.sig 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.stx 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.syr 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.twr 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.twx 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\S3demo.ucf 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\S3demo.ucf.untf 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.ut 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\S3demo.vhd 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo.xpi 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo_cclktemp.bit 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo_last_par.ncd 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo_map.ncd 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo_map.ngm 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo_pad.csv 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\s3demo_pad.txt 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\vga_main.vhd 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\xst\work\hdllib.ref 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\xst\work\hdpdeps.ref 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\xst\work\sub00\vhpl00.vho 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\xst\work\sub00\vhpl01.vho 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\xst\work\sub00\vhpl02.vho 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\xst\work\sub00\vhpl03.vho 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\xst\work\sub00\vhpl04.vho 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\xst\work\sub00\vhpl05.vho 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\xst\work\sub00\vhpl06.vho 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\xst\work\sub00\vhpl07.vho 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\_impact.cmd 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\_impact.log 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\_ngo\netlist.lst 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\_pace.ucf 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav\bitgen.rsp 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav\coregen.rsp 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav\ednTOngd_tcl.rsp 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav\map.log 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav\nc1TOncd_tcl.rsp 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav\par.log 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav\pegasusdemo.xst 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav\pegasusdemo_ncdTOut_tcl.rsp 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav\posttrc.log 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav\runXst_tcl.rsp 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav\S3demo.gfl 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav\s3demo.xst 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav\S3demo_flowplus.gfl 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav\s3demo_ncdTOut_tcl.rsp 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav.log 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\使用说明请参看右侧注释====〉〉.txt 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\xst\work\sub00 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\xst\work 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\xst 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\_ngo 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo\__projnav 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码\S3Demo 用FPGA模拟VGA时序、模拟PS 2总线的键盘接口VHDL源代码