文件名称:ISP1581veriloghdl
介绍说明--下载内容均来自于网络,请自行研究使用
usb 接口芯片isp1581 程序,调试过了,好使的
(系统自动生成,下载前可以参看下载内容)
下载文件列表
压缩包 : 57578884isp1581veriloghdl.rar 列表 ISP1581 verilog hdl\读写寄存器\RW.v ISP1581 verilog hdl\读写寄存器\RW.qpf ISP1581 verilog hdl\读写寄存器\RW.qsf ISP1581 verilog hdl\读写寄存器\db\RW.db_info ISP1581 verilog hdl\读写寄存器\db\RW.(0).cnf.cdb ISP1581 verilog hdl\读写寄存器\db\RW.(0).cnf.hdb ISP1581 verilog hdl\读写寄存器\db\RW.cmp.rdb ISP1581 verilog hdl\读写寄存器\db\RW.sld_design_entry.sci ISP1581 verilog hdl\读写寄存器\db\RW.rtlv.hdb ISP1581 verilog hdl\读写寄存器\db\RW.map.qmsg ISP1581 verilog hdl\读写寄存器\db\RW.map.logdb ISP1581 verilog hdl\读写寄存器\db\RW.fit.qmsg ISP1581 verilog hdl\读写寄存器\db\RW.cbx.xml ISP1581 verilog hdl\读写寄存器\db\RW.sgdiff.cdb ISP1581 verilog hdl\读写寄存器\db\RW.sgdiff.hdb ISP1581 verilog hdl\读写寄存器\db\RW.eco.cdb ISP1581 verilog hdl\读写寄存器\db\RW.cmp.logdb ISP1581 verilog hdl\读写寄存器\db\RW.cmp0.ddb ISP1581 verilog hdl\读写寄存器\db\RW.sim.qmsg ISP1581 verilog hdl\读写寄存器\db\RW.rtlv_sg_swap.cdb ISP1581 verilog hdl\读写寄存器\db\RW.pre_map.hdb ISP1581 verilog hdl\读写寄存器\db\RW.sim.vwf ISP1581 verilog hdl\读写寄存器\db\RW.asm.qmsg ISP1581 verilog hdl\读写寄存器\db\RW.pre_map.cdb ISP1581 verilog hdl\读写寄存器\db\RW.tan.qmsg ISP1581 verilog hdl\读写寄存器\db\RW.sld_design_entry_dsc.sci ISP1581 verilog hdl\读写寄存器\db\RW.map.cdb ISP1581 verilog hdl\读写寄存器\db\RW.rtlv_sg.cdb ISP1581 verilog hdl\读写寄存器\db\RW.map.hdb ISP1581 verilog hdl\读写寄存器\db\RW.cmp.cdb ISP1581 verilog hdl\读写寄存器\db\RW.signalprobe.cdb ISP1581 verilog hdl\读写寄存器\db\RW.eds_overflow ISP1581 verilog hdl\读写寄存器\db\RW.sim.rdb ISP1581 verilog hdl\读写寄存器\db\RW.sim.hdb ISP1581 verilog hdl\读写寄存器\db\RW.cmp.hdb ISP1581 verilog hdl\读写寄存器\db\RW.cmp.tdb ISP1581 verilog hdl\读写寄存器\db\RW.hif ISP1581 verilog hdl\读写寄存器\db\RW.hier_info ISP1581 verilog hdl\读写寄存器\db\RW.psp ISP1581 verilog hdl\读写寄存器\db\RW.pss ISP1581 verilog hdl\读写寄存器\db\RW.dbp ISP1581 verilog hdl\读写寄存器\db\RW.syn_hier_info ISP1581 verilog hdl\读写寄存器\db\RW.cmp.kpt ISP1581 verilog hdl\读写寄存器\db\wed.zsf ISP1581 verilog hdl\读写寄存器\RW.map.rpt ISP1581 verilog hdl\读写寄存器\RW.flow.rpt ISP1581 verilog hdl\读写寄存器\RW.map.summary ISP1581 verilog hdl\读写寄存器\RW.pin ISP1581 verilog hdl\读写寄存器\RW.fit.rpt ISP1581 verilog hdl\读写寄存器\RW.fit.smsg ISP1581 verilog hdl\读写寄存器\RW.fit.summary ISP1581 verilog hdl\读写寄存器\RW.sof ISP1581 verilog hdl\读写寄存器\RW.pof ISP1581 verilog hdl\读写寄存器\RW.asm.rpt ISP1581 verilog hdl\读写寄存器\RW.tan.rpt ISP1581 verilog hdl\读写寄存器\RW.done ISP1581 verilog hdl\读写寄存器\RW.vwf ISP1581 verilog hdl\读写寄存器\RW.sim.rpt ISP1581 verilog hdl\读写寄存器\RW.tan.summary ISP1581 verilog hdl\读写寄存器\RW.map.smsg ISP1581 verilog hdl\读写寄存器\RW.qws ISP1581 verilog hdl\读写寄存器\sopc_builder_debug_log.txt ISP1581 verilog hdl\读写寄存器\.sopc_builder\install.ptf ISP1581 verilog hdl\读写寄存器\HIT.ptf ISP1581 verilog hdl\读写寄存器\HIT.v ISP1581 verilog hdl\写寄存器\WR.v ISP1581 verilog hdl\写寄存器\WR.qpf ISP1581 verilog hdl\写寄存器\WR.qsf ISP1581 verilog hdl\写寄存器\db\WR.db_info ISP1581 verilog hdl\写寄存器\db\WR.cbx.xml ISP1581 verilog hdl\写寄存器\db\WR.map.qmsg ISP1581 verilog hdl\写寄存器\db\WR.hif ISP1581 verilog hdl\写寄存器\db\WR.(0).cnf.cdb ISP1581 verilog hdl\写寄存器\db\WR.(0).cnf.hdb ISP1581 verilog hdl\写寄存器\db\WR.hier_info ISP1581 verilog hdl\写寄存器\db\WR.rtlv_sg.cdb ISP1581 verilog hdl\写寄存器\db\WR.rtlv.hdb ISP1581 verilog hdl\写寄存器\db\WR.rtlv_sg_swap.cdb ISP1581 verilog hdl\写寄存器\db\WR.pre_map.hdb ISP1581 verilog hdl\写寄存器\db\WR.pre_map.cdb ISP1581 verilog hdl\写寄存器\db\WR.psp ISP1581 verilog hdl\写寄存器\db\WR.pss ISP1581 verilog hdl\写寄存器\db\WR.dbp ISP1581 verilog hdl\写寄存器\db\WR.map.logdb ISP1581 verilog hdl\写寄存器\db\WR.sgdiff.cdb ISP1581 verilog hdl\写寄存器\db\WR.sgdiff.hdb ISP1581 verilog hdl\写寄存器\db\WR.sld_design_entry_dsc.sci ISP1581 verilog hdl\写寄存器\db\WR.syn_hier_info ISP1581 verilog hdl\写寄存器\db\WR.map.cdb ISP1581 verilog hdl\写寄存器\db\WR.map.hdb ISP1581 verilog hdl\写寄存器\db\WR.fit.qmsg ISP1581 verilog hdl\写寄存器\db\WR.cmp.logdb ISP1581 verilog hdl\写寄存器\db\WR.cmp.kpt ISP1581 verilog hdl\写寄存器\db\WR.asm.qmsg ISP1581 verilog hdl\写寄存器\db\WR.tan.qmsg ISP1581 verilog hdl\写寄存器\db\WR.cmp.tdb ISP1581 verilog hdl\写寄存器\db\WR.cmp0.ddb ISP1581 verilog hdl\写寄存器\db\WR.cmp.cdb ISP1581 verilog hdl\写寄存器\db\WR.signalprobe.cdb ISP1581 verilog hdl\写寄存器\db\WR.cmp.hdb ISP1581 verilog hdl\写寄存器\db\WR.cmp.rdb ISP1581 verilog hdl\写寄存器\db\WR.sld_design_entry.sci ISP1581 verilog hdl\写寄存器\db\WR.eco.cdb ISP1581 verilog hdl\写寄存器\WR.qws ISP1581 verilog hdl\写寄存器\WR.map.rpt ISP1581 verilog hdl\写寄存器\WR.flow.rpt ISP1581 verilog hdl\写寄存器\WR.map.summary ISP1581 verilog hdl\写寄存器\WR.pin ISP1581 verilog hdl\写寄存器\WR.fit.rpt ISP1581 verilog hdl\写寄存器\WR.fit.smsg ISP1581 verilog hdl\写寄存器\WR.fit.summary ISP1581 verilog hdl\写寄存器\WR.sof ISP1581 verilog hdl\写寄存器\WR.pof ISP1581 verilog hdl\写寄存器\WR.asm.rpt ISP1581 verilog hdl\写寄存器\WR.tan.summary ISP1581 verilog hdl\写寄存器\WR.tan.rpt ISP1581 verilog hdl\写寄存器\WR.done ISP1581 verilog hdl\mainloop\main.v ISP1581 verilog hdl\mainloop\main.qpf ISP1581 verilog hdl\mainloop\main.qsf ISP1581 verilog hdl\mainloop\db\wed.zsf ISP1581 verilog hdl\mainloop\db\main.db_info ISP1581 verilog hdl\mainloop\db\main.(0).cnf.cdb ISP1581 verilog hdl\mainloop\db\main.fit.qmsg ISP1581 verilog hdl\mainloop\db\main.(0).cnf.hdb ISP1581 verilog hdl\mainloop\db\main.sld_design_entry.sci ISP1581 verilog hdl\mainloop\db\main.cmp.rdb ISP1581 verilog hdl\mainloop\db\main.syn_hier_info ISP1581 verilog hdl\mainloop\db\main.rtlv.hdb ISP1581 verilog hdl\mainloop\db\main.eco.cdb ISP1581 verilog hdl\mainloop\db\main.cbx.xml ISP1581 verilog hdl\mainloop\db\main.(1).cnf.cdb ISP1581 verilog hdl\mainloop\db\main.cmp.kpt ISP1581 verilog hdl\mainloop\db\main.map.cdb ISP1581 verilog hdl\mainloop\db\main.sim.qmsg ISP1581 verilog hdl\mainloop\db\main.eds_overflow ISP1581 verilog hdl\mainloop\db\main.map.qmsg ISP1581 verilog hdl\mainloop\db\main.(1).cnf.hdb ISP1581 verilog hdl\mainloop\db\main.asm.qmsg ISP1581 verilog hdl\mainloop\db\main.rtlv_sg.cdb ISP1581 verilog hdl\mainloop\db\main.tan.qmsg ISP1581 verilog hdl\mainloop\db\main.rtlv_sg_swap.cdb ISP1581 verilog hdl\mainloop\db\main.pre_map.hdb ISP1581 verilog hdl\mainloop\db\main.sim.vwf ISP1581 verilog hdl\mainloop\db\main.pre_map.cdb ISP1581 verilog hdl\mainloop\db\main.map.logdb ISP1581 verilog hdl\mainloop\db\main.sgdiff.hdb ISP1581 verilog hdl\mainloop\db\main.cmp.logdb ISP1581 verilog hdl\mainloop\db\main.map.hdb ISP1581 verilog hdl\mainloop\db\main.cmp0.ddb ISP1581 verilog hdl\mainloop\db\main.sgdiff.cdb ISP1581 verilog hdl\mainloop\db\main.sld_design_entry_dsc.sci ISP1581 verilog hdl\mainloop\db\main.sim.rdb ISP1581 verilog hdl\mainloop\db\main.cmp.cdb ISP1581 verilog hdl\mainloop\db\main.signalprobe.cdb ISP1581 verilog hdl\mainloop\db\main.sim.hdb ISP1581 verilog hdl\mainloop\db\main.cmp.hdb ISP1581 verilog hdl\mainloop\db\main.cmp.tdb ISP1581 verilog hdl\mainloop\db\main.hif ISP1581 verilog hdl\mainloop\db\main.hier_info ISP1581 verilog hdl\mainloop\db\main.psp ISP1581 verilog hdl\mainloop\db\main.pss ISP1581 verilog hdl\mainloop\db\main.dbp ISP1581 verilog hdl\mainloop\WR\WR.v ISP1581 verilog hdl\mainloop\WR\WR.qpf ISP1581 verilog hdl\mainloop\WR\WR.qsf ISP1581 verilog hdl\mainloop\WR\WR.qws ISP1581 verilog hdl\mainloop\WR\WR.map.rpt ISP1581 verilog hdl\mainloop\WR\WR.flow.rpt ISP1581 verilog hdl\mainloop\WR\WR.map.summary ISP1581 verilog hdl\mainloop\WR\WR.pin ISP1581 verilog hdl\mainloop\WR\WR.fit.rpt ISP1581 verilog hdl\mainloop\WR\WR.fit.smsg ISP1581 verilog hdl\mainloop\WR\WR.fit.summary ISP1581 verilog hdl\mainloop\WR\WR.sof ISP1581 verilog hdl\mainloop\WR\WR.pof ISP1581 verilog hdl\mainloop\WR\WR.asm.rpt ISP1581 verilog hdl\mainloop\WR\WR.tan.summary ISP1581 verilog hdl\mainloop\WR\WR.tan.rpt ISP1581 verilog hdl\mainloop\WR\WR.done ISP1581 verilog hdl\mainloop\WR\db\WR.db_info ISP1581 verilog hdl\mainloop\WR\db\WR.cbx.xml ISP1581 verilog hdl\mainloop\WR\db\WR.map.qmsg ISP1581 verilog hdl\mainloop\WR\db\WR.hif ISP1581 verilog hdl\mainloop\WR\db\WR.(0).cnf.cdb ISP1581 verilog hdl\mainloop\WR\db\WR.(0).cnf.hdb ISP1581 verilog hdl\mainloop\WR\db\WR.hier_info ISP1581 verilog hdl\mainloop\WR\db\WR.rtlv_sg.cdb ISP1581 verilog hdl\mainloop\WR\db\WR.rtlv.hdb ISP1581 verilog hdl\mainloop\WR\db\WR.rtlv_sg_swap.cdb ISP1581 verilog hdl\mainloop\WR\db\WR.pre_map.hdb ISP1581 verilog hdl\mainloop\WR\db\WR.pre_map.cdb ISP1581 verilog hdl\mainloop\WR\db\WR.psp ISP1581 verilog hdl\mainloop\WR\db\WR.pss ISP1581 verilog hdl\mainloop\WR\db\WR.dbp ISP1581 verilog hdl\mainloop\WR\db\WR.map.logdb ISP1581 verilog hdl\mainloop\WR\db\WR.sgdiff.cdb ISP1581 verilog hdl\mainloop\WR\db\WR.sgdiff.hdb ISP1581 verilog hdl\mainloop\WR\db\WR.sld_design_entry_dsc.sci ISP1581 verilog hdl\mainloop\WR\db\WR.syn_hier_info ISP1581 verilog hdl\mainloop\WR\db\WR.map.cdb ISP1581 verilog hdl\mainloop\WR\db\WR.map.hdb ISP1581 verilog hdl\mainloop\WR\db\WR.fit.qmsg ISP1581 verilog hdl\mainloop\WR\db\WR.cmp.logdb ISP1581 verilog hdl\mainloop\WR\db\WR.cmp.kpt ISP1581 verilog hdl\mainloop\WR\db\WR.asm.qmsg ISP1581 verilog hdl\mainloop\WR\db\WR.tan.qmsg ISP1581 verilog hdl\mainloop\WR\db\WR.cmp.tdb ISP1581 verilog hdl\mainloop\WR\db\WR.cmp0.ddb ISP1581 verilog hdl\mainloop\WR\db\WR.cmp.cdb ISP1581 verilog hdl\mainloop\WR\db\WR.signalprobe.cdb ISP1581 verilog hdl\mainloop\WR\db\WR.cmp.hdb ISP1581 verilog hdl\mainloop\WR\db\WR.cmp.rdb ISP1581 verilog hdl\mainloop\WR\db\WR.sld_design_entry.sci ISP1581 verilog hdl\mainloop\WR\db\WR.eco.cdb ISP1581 verilog hdl\mainloop\RW\RW.v ISP1581 verilog hdl\mainloop\RW\RW.qpf ISP1581 verilog hdl\mainloop\RW\RW.qsf ISP1581 verilog hdl\mainloop\RW\RW.map.rpt ISP1581 verilog hdl\mainloop\RW\RW.flow.rpt ISP1581 verilog hdl\mainloop\RW\RW.map.summary ISP1581 verilog hdl\mainloop\RW\RW.pin ISP1581 verilog hdl\mainloop\RW\RW.fit.rpt ISP1581 verilog hdl\mainloop\RW\RW.fit.smsg ISP1581 verilog hdl\mainloop\RW\RW.fit.summary ISP1581 verilog hdl\mainloop\RW\RW.sof ISP1581 verilog hdl\mainloop\RW\RW.pof ISP1581 verilog hdl\mainloop\RW\RW.asm.rpt ISP1581 verilog hdl\mainloop\RW\RW.tan.rpt ISP1581 verilog hdl\mainloop\RW\RW.done ISP1581 verilog hdl\mainloop\RW\RW.vwf ISP1581 verilog hdl\mainloop\RW\RW.sim.rpt ISP1581 verilog hdl\mainloop\RW\RW.tan.summary ISP1581 verilog hdl\mainloop\RW\RW.map.smsg ISP1581 verilog hdl\mainloop\RW\RW.qws ISP1581 verilog hdl\mainloop\RW\sopc_builder_debug_log.txt ISP1581 verilog hdl\mainloop\RW\HIT.ptf ISP1581 verilog hdl\mainloop\RW\HIT.v ISP1581 verilog hdl\mainloop\RW\.sopc_builder\install.ptf ISP1581 verilog hdl\mainloop\RW\db\RW.db_info ISP1581 verilog hdl\mainloop\RW\db\RW.(0).cnf.cdb ISP1581 verilog hdl\mainloop\RW\db\RW.(0).cnf.hdb ISP1581 verilog hdl\mainloop\RW\db\RW.cmp.rdb ISP1581 verilog hdl\mainloop\RW\db\RW.sld_design_entry.sci ISP1581 verilog hdl\mainloop\RW\db\RW.rtlv.hdb ISP1581 verilog hdl\mainloop\RW\db\RW.map.qmsg ISP1581 verilog hdl\mainloop\RW\db\RW.map.logdb ISP1581 verilog hdl\mainloop\RW\db\RW.fit.qmsg ISP1581 verilog hdl\mainloop\RW\db\RW.cbx.xml ISP1581 verilog hdl\mainloop\RW\db\RW.sgdiff.cdb ISP1581 verilog hdl\mainloop\RW\db\RW.sgdiff.hdb ISP1581 verilog hdl\mainloop\RW\db\RW.eco.cdb ISP1581 verilog hdl\mainloop\RW\db\RW.cmp.logdb ISP1581 verilog hdl\mainloop\RW\db\RW.cmp0.ddb ISP1581 verilog hdl\mainloop\RW\db\RW.sim.qmsg ISP1581 verilog hdl\mainloop\RW\db\RW.rtlv_sg_swap.cdb ISP1581 verilog hdl\mainloop\RW\db\RW.pre_map.hdb ISP1581 verilog hdl\mainloop\RW\db\RW.sim.vwf ISP1581 verilog hdl\mainloop\RW\db\RW.asm.qmsg ISP1581 verilog hdl\mainloop\RW\db\RW.pre_map.cdb ISP1581 verilog hdl\mainloop\RW\db\RW.tan.qmsg ISP1581 verilog hdl\mainloop\RW\db\RW.sld_design_entry_dsc.sci ISP1581 verilog hdl\mainloop\RW\db\RW.map.cdb ISP1581 verilog hdl\mainloop\RW\db\RW.rtlv_sg.cdb ISP1581 verilog hdl\mainloop\RW\db\RW.map.hdb ISP1581 verilog hdl\mainloop\RW\db\RW.cmp.cdb ISP1581 verilog hdl\mainloop\RW\db\RW.signalprobe.cdb ISP1581 verilog hdl\mainloop\RW\db\RW.eds_overflow ISP1581 verilog hdl\mainloop\RW\db\RW.sim.rdb ISP1581 verilog hdl\mainloop\RW\db\RW.sim.hdb ISP1581 verilog hdl\mainloop\RW\db\RW.cmp.hdb ISP1581 verilog hdl\mainloop\RW\db\RW.cmp.tdb ISP1581 verilog hdl\mainloop\RW\db\RW.hif ISP1581 verilog hdl\mainloop\RW\db\RW.hier_info ISP1581 verilog hdl\mainloop\RW\db\RW.psp ISP1581 verilog hdl\mainloop\RW\db\RW.pss ISP1581 verilog hdl\mainloop\RW\db\RW.dbp ISP1581 verilog hdl\mainloop\RW\db\RW.syn_hier_info ISP1581 verilog hdl\mainloop\RW\db\RW.cmp.kpt ISP1581 verilog hdl\mainloop\RW\db\wed.zsf ISP1581 verilog hdl\mainloop\main.map.rpt ISP1581 verilog hdl\mainloop\main.flow.rpt ISP1581 verilog hdl\mainloop\main.map.summary ISP1581 verilog hdl\mainloop\WR.v ISP1581 verilog hdl\mainloop\RW.v ISP1581 verilog hdl\mainloop\main.qws ISP1581 verilog hdl\mainloop\main.pin ISP1581 verilog hdl\mainloop\main.fit.rpt ISP1581 verilog hdl\mainloop\main.fit.smsg ISP1581 verilog hdl\mainloop\main.fit.summary ISP1581 verilog hdl\mainloop\main.sof ISP1581 verilog hdl\mainloop\main.pof ISP1581 verilog hdl\mainloop\main.asm.rpt ISP1581 verilog hdl\mainloop\main.tan.summary ISP1581 verilog hdl\mainloop\main.tan.rpt ISP1581 verilog hdl\mainloop\main.done ISP1581 verilog hdl\mainloop\main.vwf ISP1581 verilog hdl\mainloop\main.sim.rpt ISP1581 verilog hdl\mainloop\WR\db ISP1581 verilog hdl\mainloop\RW\.sopc_builder ISP1581 verilog hdl\mainloop\RW\db ISP1581 verilog hdl\读写寄存器\db ISP1581 verilog hdl\读写寄存器\.sopc_builder ISP1581 verilog hdl\写寄存器\db ISP1581 verilog hdl\mainloop\db ISP1581 verilog hdl\mainloop\WR ISP1581 verilog hdl\mainloop\RW ISP1581 verilog hdl\读写寄存器 ISP1581 verilog hdl\写寄存器 ISP1581 verilog hdl\mainloop ISP1581 verilog hdl