搜索资源列表

  1. Design-of-LDPC-codes-on-FPGA

    0下载:
  2. 小论文《基于FPGA的(3,6)LDPC码并行译码器设计与实现》实现了码率为1/2,帧长为1008bits的规则(3,6)LDPC码译码器-Design and Implementation of Parallel Architectures Decoder for(3,6)LDPC Codes Based on FPGA code rate of 1/2 and block length of 1008 bits has be
  3. 所属分类:编程文档

    • 发布日期:2024-11-24
    • 文件大小:181kb
    • 提供者:CBang
  1. stratix-10-mx-product-table

    0下载:
  2. stratix 10 mx product table
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-24
    • 文件大小:68kb
    • 提供者:DrArmaggedon
  1. stratix-10-product-table

    0下载:
  2. Statix 10 product table
  3. 所属分类:文档资料

    • 发布日期:2024-11-24
    • 文件大小:75kb
    • 提供者:DrArmaggedon

源码中国 www.ymcn.org