搜索资源列表

  1. ClkScan

    0下载:
  2. 此设计采用Verilog HDL硬件语言设计,在掌宇开发板上实现. 将整个电路分为两个子模块,一个提供同步信号(H_SYNC和V_SYNC)及像素位置信息;另一个接收像素位置信息,并输出颜色信号。这样便于进行图形修改,同时也容易实现- This design uses Verilog the HDL hardware language design, realizes on the palm space development b
  3. 所属分类:其它资源

    • 发布日期:2008-10-13
    • 文件大小:896.04kb
    • 提供者:huhu
  1. ClkScan

    0下载:
  2. 此设计采用Verilog HDL硬件语言设计,在掌宇开发板上实现. 将整个电路分为两个子模块,一个提供同步信号(H_SYNC和V_SYNC)及像素位置信息;另一个接收像素位置信息,并输出颜色信号。这样便于进行图形修改,同时也容易实现- This design uses Verilog the HDL hardware language design, realizes on the palm space development b
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-20
    • 文件大小:896kb
    • 提供者:
  1. VGA_v

    0下载:
  2. 基于 FPGA 的VGA显示控制器设计(采用Verilog 语言) 控制VGA显示模块 VGA_HS,VGA_VS1,VGA_BLANK时序的发生器。包括测试程序 采用ALTERA Cyclone II系列芯片EP2C8Q208C8N芯片测试成功。-module VGA(CLK_50,RST_N,VGA_HS,VGA_VS1,VGA_BLANK, VGA_CLK,VGA_SYNC,VGA_R,VGA_G,VGA
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-20
    • 文件大小:508kb
    • 提供者:林锦鸿
  1. vgaqd

    0下载:
  2. VGA接口是一种D型接口,采用非对称分布的15pin 连接方式,共有15针,分成3排,每排5个孔。本实验条 件下只使用其中5个pin,分别是红色信号输入(R)、绿色信号输入(G)、蓝色信号输入(B),行同步信号输入(h_sync) 和场同步信号输入(v_sync)。-VGA connector is a D-type connector, 15pin connection with asymmetric distri
  3. 所属分类:其他小程序

    • 发布日期:2024-11-20
    • 文件大小:459kb
    • 提供者:lijinhai

源码中国 www.ymcn.org