搜索资源列表
da
- 设计一个简单的LED流水彩灯,12个彩灯共阴接地,阳极分别与EP1C3的8个I/O相连,来控制彩灯的灭亮,在不同时段,指示灯有不同的显示模式.
cunshiboqi
- 采用高速AD的存储示波器设计,基于EP1C3板GWADDA板存储示波器,内有说明文件
Mars-EP1C3-S核心板源码和原理图
- FPGA Mars-EP1C3-S核心板源码和原理图
cunshiboqi
- 采用高速AD的存储示波器设计,基于EP1C3板GWADDA板存储示波器,内有说明文件-AD using high-speed storage oscilloscope design, based on EP1C3 board GWADDA board storage oscilloscope, which has the documentation
fpga_drive_ad7892
- 利用FPGA驱动12位的AD7892进行模数变换,并将数据存储到SRAM中。FPGA型号为EP1C3-144。并通过LED将12位AD值显示出来。-The use of FPGA-driven 12-bit AD7892 analog to digital conversion, and data is stored in the SRAM. FPGA model EP1C3-144. Through the LED will be 1
FPGA_ep1c3-144-core
- 用PROTEL软件设计的FPGA最小系统板。FPGA的型号为EP1C3-144,需要制作最小系统板的可以参考一下。-PROTEL software design of the FPGA with the minimum system board. FPGA-model EP1C3-144, need to make the minimum system board that can be reference.
11912911lunwen
- 本文主要介绍以EP1C3/EP1C6芯片进行十字路口的交通控制灯的设计,该系统可控制2个方向的红、黄、绿三盏灯,让其按特定的规律进行变化。用EP1C3/EP1C6作为交通控制灯的主控芯片,采用VHDL语言编写控制程序,利用MAX+PlusⅡ对设计结果进行仿真,发现系统工作性能良好。据此设计而成的硬件电路,也实现了控制要求。该设计展示了VHDL语言的强大功能和优秀特性。-This paper introduces the crossroa
EP1C3
- fpga LCD 最小系统开发板原理图还内存与SRAM-fpga LCD development board schematics minimum system memory and SRAM is also
interface
- 采用Cyclone EP1C3,VHDL程序算法实现了信号波形的实时采样并回放,同时能测量时域信号的频率,通过与MCU的8位并行接口,进行相互通信。-Using Cyclone EP1C3, VHDL program algorithm of the signal waveform of real-time sampling and playback at the same time capable of measuring the f
EP1C3
- schematic altera EP1C12
EP1C3
- 这是一个用Verilog语言编写的一组程序,主要是熟悉开发板的应用,以及verilog语言-This is a Verilog language with a set of procedures, mainly familiar with the application development board, and the verilog language
ep1c3
- 里面有最基本的FPGA的开发板的所有例子,很多都是相当的经典-There are basic FPGA development board for all the examples, many of which are fairly classic
Ep1c_3logic_analysis
- 使用ALTERA EP1C3器件DIY逻辑分析仪 逻辑分析仪是一种类似于示波器的波形测试设备,它可以监测硬件电路工作时的逻辑电 平(高或低),存储后用图形的方式直观地表达出来,主要是方便用户在数字电路的调试中 观察输出的逻辑电平值。-DIY devices using ALTERA EP1C3 logic analyzer logic analyzer is an oscilloscope waveform similar
ep1c3_sd_vga_photo
- 使用EP1C3器件DIY 数码相框 之所以选择 DIY 数码相框,并不是期望可以做个多么像样的产品出来,毕竟消费类数码产品 的市场竞争是很激烈的,任何一个成熟产品的成本都会被剥削到最低。市场上的数码相框一 般是以带液晶驱动外设的 ARM 处理器为主实现上述的所有功能,而这个工程恰恰相反,所有 的功能也都会使用 FPGA 来完成。但是话说回来,FPGA 是硬件,虽然有很多硬件固有特性所 具备的优势,但是其设计灵活性方面
LCD1602_LEVEL4
- 基于FPGA-EP1C3的LCD1602驱动程序。模块化-Based on FPGA-EP1C3 the LCD1602 driver. Modular
FPGA_ep1c3
- ALTERA EP1C3 PROTEL 原理图与PCB-ALTERA EP1C3 PROTEL SCH AND PCB
fifo_ex4
- 深入浅出玩转FPGA代码 实验四FIFO模块 基于EP1C3-Layman Fun FPGA code EP1C3 based experimental four FIFO modules
EP1C3-board
- 基于EP1C3的进阶实验——配套书中笔记17的大量实验代码工程。-The EP1C3-based advanced experiments- supporting the book notes 17 experimental code works.
EP1C3
- 基于EP1C3的进阶实验——配套书中笔记17的大量实验代码工程。 -Based on EP1C3 of form a complete set of advanced experiment- the book notes 17 large trials of the code project.
EP1C3-uart_1_verilog
- EP1C3-uart_1_verilog,程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控制器,10个bit是1位起始位,8个数据位,1个结束位。 串口的波特律由程序中定义的div_par参数决定,更改该参数可以实现相应的波特率。程序当前设定的div_par 的值 是0x145,对应的波特率是9600。用一个8倍波特率的时钟将发送或接受每一位bit的周期时间划分为8个时隙以使通 信同步.-EP1C3-uart 1