搜索资源列表

  1. div3

    0下载:
  2. VHDL实现50%占空比。并且是奇数分频。
  3. 所属分类:其它资源

    • 发布日期:2008-10-13
    • 文件大小:115.48kb
    • 提供者:skylinnan
  1. div3

    0下载:
  2. 用VHDL硬件描述语言实现的良好运行的三分频电路
  3. 所属分类:其它资源

    • 发布日期:2008-10-13
    • 文件大小:1.03kb
    • 提供者:赵杰
  1. div3

    0下载:
  2. VHDL实现50%占空比。并且是奇数分频。-VHDL to achieve 50 duty cycle. And is odd-numbered sub-frequency.
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-26
    • 文件大小:115kb
    • 提供者:skylinnan
  1. div3

    0下载:
  2. 用VHDL硬件描述语言实现的良好运行的三分频电路-Using VHDL hardware descr iption language to achieve a good run of one-third frequency circuit
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-26
    • 文件大小:1kb
    • 提供者:赵杰
  1. div3

    0下载:
  2. flex code,compiler theory curriculum design, the C write PL / 0 compiler, a detailed documentation and code -flex code, compiler theory curriculum design, the C write PL/0 compiler, a detailed documentation and code
  3. 所属分类:编译器/词法分析

    • 发布日期:2024-11-26
    • 文件大小:39kb
    • 提供者:yn
  1. Div3

    0下载:
  2. 一个除3器的Verilog源码,用于视频解码器的熵解码部分。纯组合逻辑,大小和加法器差不多。-In addition to device a Verilog source code 3, the video decoder for entropy decoding part. Pure combinational logic, about the size and adder.
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-26
    • 文件大小:104kb
    • 提供者:闫煜
  1. div3

    0下载:
  2. 实现三分频功能,占空比为50 ,可以很好的用于解决课程设计问题!-This is used for divide the frequency,and the duty cycle is 50 .
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-26
    • 文件大小:255kb
    • 提供者:

源码中国 www.ymcn.org