搜索资源列表
VGA
- VGA时序,适合想设计VGA接口的朋友,也适合计算机维修的朋友
FPGA控制VGA显示(Verilog)
- 用FPGA开发板控制VGA显示,以800*600的分辨率,首先在屏幕的正中央依次出现“新”“年”“快”“乐”四个汉字,并分别移动到屏幕的四个角落,接着在屏幕中部从左至右依次出现“Happy New Year”英文字样,然后出现三个由小到大再消失的圆形图标模拟烟花,最后在黑屏中闪烁金星。字体均采用不同颜色,增添喜庆气氛。 本代码是练习VGA控制,ROM调用,时序控制及状态机运用的一个综合实例!
VGA显示的时序源码VERILOG
- 用VERILOG描述了VGA显示的时序源码
VGA RefComp
- CPLD/FPGA VGA显示资料代码 查VGA时序的可以到http://tinyvga.com/vga-timing 做数字屏的驱动,基于CPLD的,用FPGA的开发板在做,屏的型号AT070TN92
S3Demo
- 用FPGA模拟VGA时序、模拟PS/2总线的键盘接口VHDL源代码,基于Xilinx spartan3-VGA FPGA timing simulation, simulation PS/2 keyboard interface bus VHDL source code, Based on Xilinx spartan3
vgactrl
- vga控制电路原码。主要有时序产生模块,彩条产生模块和接口模块。改程序主要用状态机来实现,两个计数器来控制状态的翻转。-vga control circuit original code. Sequencers have a major modules of exotic produce modules and interface modules. Procedures in the main state machine to achi
VGA_PLL
- alter fpga vga扫描时序源码,来源于红色飓风开发板.-alter fpga vga sequential scanning source code, and from the red hurricane development board.
S6_VGA_change
- verilog源代码,quartusII工程。程序实现VGA时序。控制VGA显示器输出图形。在quartusII中客直接运行,-Verilog source code, quartusII works. Procedures to achieve VGA timing. VGA graphics display control output. QuartusII in the direct run-off,
VGA
- 电源:稳压的+5V电源,电流小于300mA。 视频输入:RGB+HSYNC+VSYNC信号,取自VGA卡,刷新率与NTSC标准兼容。 视频输出:混合视频和S-视频(Y/C)。 支持的视频标准:PAL B、G、H和NTSCM。 电路要求VGA卡能发送与PAL或NTSC标准视频时序兼容的RGB格式视频信号。 -Power: 5 V regulated power supply current of less th
VGA
- 用来实现VGA发生时序,显示颜色,用CPLD实现-Used to realize the occurrence VGA timing, display color, with CPLD realize
VGA_1024×768×85
- 用verilog hdl实现的VGA显示彩条信号,其中包括VGA时序、竖彩条、横彩条、棋盘格-Using verilog hdl realize the VGA display color signals, including VGA timing, vertical color, Wang Cai, the checkerboard lattice
VGA
- VGA时序,适合想设计VGA接口的朋友,也适合计算机维修的朋友-VGA timing, would like to design for Friend VGA interface, but also suitable for computer maintenance Friend
vga_timing_gen
- verilog文件 实现VGA时序驱动,产生vsync和hsync信号。附有自检测程序。-Verilog file to achieve VGA timing-driven, resulting in VSYNC and HSYNC signals. With self-testing procedures.
vga
- 硬件言语编写VGA时序控制,可用FPGA下载检测-vga
vga
- vga显示时序控制,vhdl产生所必需的时序-vga display timing
vga
- VGA驱动及显示程序,用Verilog编写代码实现VGA的驱动和显示,并且提供了测试程序Testbench通过测试能得到正确的时序波形。-the source code for driving VGA and displaying the images,the testbench was offered.
VGAtiming
- VGA时序图 VGA显示模式 显示器原理 LCD工作原理-VGA timing diagram VGA display mode LCD monitor works theory
VGA
- 用VERILOG语言编写的VGA时序控制程序,可实现对液晶显示器的控制-VGADRIVER
最新VGA时序标准
- 基于FPGA的图像处理时序标准,支持HDMI VGA DVI接口,非常有用。(FPGA-based image processing timing standard, support HDMI VGA DVI interface, very useful.)