搜索资源列表
tstbench
- pci 接口协议 用Verilog编写,经过测试使用,与大家共享
caiji
- 一个在LABVIEW8.20下实现的利用研华数据采集卡的采集模块,测试通过!适用于大部分研华PCI接口的采集卡的简单数据采集
tstbench
- pci 接口协议 用Verilog编写,经过测试使用,与大家共享-pci interface protocol using Verilog prepared, tested the use, and share
caiji
- 一个在LABVIEW8.20下实现的利用研华数据采集卡的采集模块,测试通过!适用于大部分研华PCI接口的采集卡的简单数据采集-Under a LABVIEW8.20 use Advantech data acquisition cards acquisition module, the test! Applicable to most Advantech PCI interface Acquisition Card Data Acqui
Sky
- “Sky试验测试与控制系统软件”用于工业控制系统的数据采集、解析、分析和保存,可以读取PCI、RS232、USB、CAN总线数据,将参数以曲线、列表和数码管等不同方式显示。 测控系统目前支持的设备有:RS232串行设备,研华PCI系列采集卡,周立功系列CAN分析仪,ASCL高速CAN采集仪,USB7310数据采集卡等。通过接口扩展,该系统可以支持任意用于计算机的Windows系统下的采集设备。 测控软件采用高精密定时系统,定时精度为1m
FPGAbasedPCIinterfacedesignanditssimulation
- 基于FPGA的PCI接口设计的源代码以及其仿真测试文件-FPGA-based PCI interface design of the source code and its simulation test file
Test_PXI_Interact
- PCI基本输入输出接口的通信测试,主要测试PXI背板与主控端的通信情况-Basic Input Output Interface PCI communications test, the main test PXI backplane communication with the host situation
PCIbus_Verilog
- PCI总线(Slave)接口FPGA的实现代码,全部为Verilog语言源码文件,还包括测试代码,内附设计实用说明文档。-PCI Bus (Slave) interface to FPGA implementation of the code, all source code files for the Verilog language, but also test the code, included the design and p
PCI-test
- 关于pci接口测试的文档。方便pci驱动开发。-document about pci if test, for pci driver design
PCI-Vedio-show
- 很好用的PCI 接口视频显示测试程序,可用于PAL制式调试-Good use of the PCI interface video display test program can be used for the PAL system debugging
pci
- PCI9054接口程序,是自己写的,PCI9054的J MODE,在3e的FPGA上测试通过。-The PCI9054 interface program, write your own PCI9054 the J MODE 3e FPGA test passed.
pci_test_altera
- pci接口测试,请用quartus12.0打开,否则注释乱码,代码没问题-pci interface testing, please use quartus12.0 open, otherwise garbled notes, code no problem
pci_lpc_card_7612_0910
- 基于PCI总线和LPC接口的POST主板诊断卡代码,已经通过fpga测试可以使用,性能非常稳定。-Based on the PCI bus and LPC POST motherboard diagnostic card code to interface fpga has passed the test can be used, the performance is very stable.
PCITest
- 通过在FPGA内部的数据源产生40Mbps的数据,FPGA对数据进行缓冲后,每52ms左右向主机发出一次中断,请求进行DMA传输,每次DMA的大小为228352字节。另附C++上位机软件代码(By generating 40Mbps data from the data source inside the FPGA, the FPGA buffers the data and sends an interrupt to the host
V1.2
- TI6205 PCI 接口 的 DMA驱动,测试可用(TI6205 DMA driver, test available)