搜索资源列表
FPGA
- 基于VHDL语言 智力抢答器的设计 本人的课程设计
数字频率计实验报告
- 课程设计要求设计并用FPGA实现一个数字频率计,具体设计要求如下: 测量频率范围: 10Hz~100KHz 精度: ΔF / F ≤ ±2 % 系统外部时钟: 1024Hz 测量波形: 方波 Vp-p = 3~5 V 硬件设备:Altera Flex10K10 五位数码管 LED发光二极管 编程语言:Verilog HDL / VHDL-curriculum design and FPGA design to achie
fpga时钟设计
- 无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操 作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将 导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可 分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上 述四种时钟类型的任意组合。-without the expense of
IIR-butter_LPF
- IIR-butter低通滤波器设计,数字信号处理专业学生的课程设计。-IIR-butter low-pass filter design, digital signal processing professional students in curriculum design.
FPGA
- 基于VHDL语言 智力抢答器的设计 本人的课程设计-Based on the VHDL language design intellectual Answer my curriculum design
FR
- 基于FPGA的数字频率计的设计,可测量从1hz到10000hz,误差在1hz以内,是EDA课程学习很好的实例。-FPGA-based digital frequency meter design, measurable from 1Hz to 10000hz, error within 1Hz, EDA is a good example of the curriculum.
pinlvji
- 课程设计-数字频率计 能够很好实现频率计功能-Curriculum design- Digital Cymometer to realize a good frequency meter function
lock
- EDA课程设计报告 - 电子密码锁设计实验 密码锁密码为4位-Curriculum design EDA Report- electronic locks locks password experimental design for four
eda
- 课程设计要求设计并用FPGA实现一个数字频率计,功能:频率计。具有4位显示,能自动根据7位十进制计数的结果,自动选择有效数据的-Curriculum design to design and FPGA implementation of a digital frequency meter, function: frequency meter. With four shows that will automatically count 7
FPGA_code
- 基于FPGA设计实例,适合电子类大四学生入门与提高,可以用做课程设计和毕业设计-based FPGA, VHDL code example
h
- huffman编码的vhdl语言实现 课程设计做的 有点用的-huffman coding vhdl language curriculum design to achieve a little bit to do with the
STOPWATCH
- 是基于FPGA/CPLD的跑表程序,可以存储记录多个运动员的跑步时间,是利用VHDL语言编写的,可以有助于学习EDA技术,可以参考学习,可以帮助你完成VHDL语言的课程设计。-Is based on FPGA/CPLD s stopwatch program, many athletes can store records of running time, is the use of VHDL language, and can hel
VGA_FPGA
- 我用FPGA verilog语言写的VGA显示程序,是我做的一个课程设计,在显示器上显示我的学号20082831.当然也可以改的,里面有三个文件,一个是头文件。-FPGA verilog language written with VGA display program, I do a course design, displayed on the monitor my student number 20082831. Of cours
1day11-keyboard
- 清华大学电子课程设计:Verilog语言编写,可在QuartusII完全正确运行,FPGA下载,键盘按键输出相对应数字,有防抖功能-Verilog language, can be run in QuartusII entirely correct, FPGA download, keyboard keys corresponding to the output figures, anti-shake function
calculator_final
- 清华大学电子课程设计:Verilog,QuartusII可正确运行,可下载到FPGA上,音乐计算器,完成两个三位数的运算,有注释,很强大-Verilog, QuartusII run correctly, can be downloaded to the FPGA, music, calculator, completed two three-digit operations, there are notes, very powerfu
FPGA-clock-for-chess
- 数字电路课程设计 FPAG的棋类时钟设计 -FPGA clock for chess
step-machine
- fpga课程设计中的步进电机简易编程代码,VHDL语言。-FPGA curriculum design stepper motor simple programming code, VHDL language.
altera_up_avalon_vga
- fpga的vga显示 学生做课程设计或毕业设计的时候可以用到(vga display on fpga Students can use the course design or graduate design)
课程设计-数字钟
- 具有计时 设置时间 闹钟 秒表 功能的数字钟设计 外设矩阵键盘(Digital clock design peripheral matrix keyboard with the function of timing setting time alarm clock stopwatch)
数电fpga
- 数电fpga课程设计,包括信号发生器,交通灯