搜索资源列表

  1. EDAchuzuchejijia

    0下载:
  2. 在本示例程序中,用VHDL语言实现了出租车的记价功能,在Maxplus2环境下编写,可通过cpld下载板来验证程序。在压缩包中附有示例的目的,方法和仿真时序图,是学习VHDL好例子。-in this sample program, using VHDL of the entry price of a taxi function, in preparation FLEX10K environment, through cpld downl
  3. 所属分类:其它资源

    • 发布日期:2008-10-13
    • 文件大小:339949
    • 提供者:bkd
  1. alteraFLEX10K

    0下载:
  2. altera FLEX10K FPGA datasheet
  3. 所属分类:其它

    • 发布日期:2008-10-13
    • 文件大小:680781
    • 提供者:hky
  1. Alteraqijianjieshao

    0下载:
  2. 介绍了Altera公司的器件,详细说明了FLEX10K系列芯片
  3. 所属分类:文件操作

    • 发布日期:2008-10-13
    • 文件大小:16793
    • 提供者:支晓娜
  1. BASED_FLEX10k20_cymometer

    0下载:
  2. 基于FLEX10K的频率计设计,采用分层设计,顶层文件为GDF,其余为VHDL代码,有一定的参考价值。
  3. 所属分类:其它资源

    • 发布日期:2008-10-13
    • 文件大小:208423
    • 提供者:谭涌
  1. MYCPU2.0

    0下载:
  2. 用verilog编写在FLEX10K上实现的简易CPU-used in the preparation of Verilog FLEX10K achieve simple CPU
  3. 所属分类:其它资源

    • 发布日期:2008-10-13
    • 文件大小:25657
    • 提供者:张桓铭
  1. ledtest

    0下载:
  2. 用于测试ACEX1k30的流水灯程序,晶振频率为20mhz。运行环境Maxplus2-for testing the water ACEX1k30 lights procedures, the frequency of 20MHz crystal oscillator. Operating environment FLEX10K
  3. 所属分类:其它资源

    • 发布日期:2008-10-13
    • 文件大小:127569
    • 提供者:闪核
  1. MYCPU2.0

    0下载:
  2. 用verilog编写在FLEX10K上实现的简易CPU-used in the preparation of Verilog FLEX10K achieve simple CPU
  3. 所属分类:VHDL编程

    • 发布日期:2024-06-30
    • 文件大小:25600
    • 提供者:张桓铭
  1. ledtest

    0下载:
  2. 用于测试ACEX1k30的流水灯程序,晶振频率为20mhz。运行环境Maxplus2-for testing the water ACEX1k30 lights procedures, the frequency of 20MHz crystal oscillator. Operating environment FLEX10K
  3. 所属分类:VHDL编程

    • 发布日期:2024-06-30
    • 文件大小:126976
    • 提供者:闪核
  1. EDAchuzuchejijia

    0下载:
  2. 在本示例程序中,用VHDL语言实现了出租车的记价功能,在Maxplus2环境下编写,可通过cpld下载板来验证程序。在压缩包中附有示例的目的,方法和仿真时序图,是学习VHDL好例子。-in this sample program, using VHDL of the entry price of a taxi function, in preparation FLEX10K environment, through cpld downl
  3. 所属分类:VHDL编程

    • 发布日期:2024-06-30
    • 文件大小:339968
    • 提供者:bkd
  1. alteraFLEX10K

    0下载:
  2. 所属分类:其他小程序

    • 发布日期:2024-06-30
    • 文件大小:680960
    • 提供者:hky
  1. Alteraqijianjieshao

    0下载:
  2. 介绍了Altera公司的器件,详细说明了FLEX10K系列芯片
  3. 所属分类:文件格式

    • 发布日期:2024-06-30
    • 文件大小:16384
    • 提供者:支晓娜
  1. Lift_Controller

    0下载:
  2. 这个文件包含了我前一段写的关于3~8电梯控制的4-5个程序!并且附有比较详细的注释.准确说这是一份课程设计报告.在最终版本的程序中对于FLEX10K系列器件只占用141个逻辑单元,频率可达60多Mhz,选择CycloneII器件可达260多Mhz.因为包含了好几个程序,希望站长不要只安一个程序处理,能及时开通!-This document contains a section of my previous writing on the
  3. 所属分类:其他小程序

    • 发布日期:2024-06-30
    • 文件大小:898048
    • 提供者:jesse
  1. music

    0下载:
  2. 设计并调试好一个能产生”梁祝”曲子的音乐发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬件验证。 设计思路 根据系统提
  3. 所属分类:VHDL编程

    • 发布日期:2024-06-30
    • 文件大小:8192
    • 提供者:lijq
  1. colorful_signal

    0下载:
  2. 设计并调试好一个VGA彩条信号发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬件验证。 设计思路 由系统提供的时钟源引入
  3. 所属分类:VHDL编程

    • 发布日期:2024-06-30
    • 文件大小:7168
    • 提供者:lijq
  1. fpgafft

    0下载:
  2. :文章针对目前数字信号处理中大量采用的快速傅立叶变换[FFT] 算法采用软件编程来处理的应用现状,在对FFT 算法进行 分析的基础上,给出了用FPGA[Field Programmable Gate Array] 实现的8 点32 位FFT 处理器方案,并得到了系统的仿真结果。 最后在Altera 公司FLEX10K系列FPGA 芯片上成功地实现了综合。-Based on the analysis of the FFT algo
  3. 所属分类:软件工程

    • 发布日期:2024-06-30
    • 文件大小:220160
    • 提供者:王晓
  1. led_zfsj

    0下载:
  2. 现场可编程门阵列( FPGA) 是一种可编程逻辑器件, 它具有丰富的I/O 口及内部资源, 编程和修改极为方便, 并且易于扩展和维护, 简化电子电路的设计。本系统采用Altera 公司的FLEX10K作为核心器件, 结合VHDL程序, 实现了对LED 点阵显示字符的控制。-Field programmable gate array (FPGA) is a programmable logic device, which has a we
  3. 所属分类:编程文档

    • 发布日期:2024-06-30
    • 文件大小:32768
    • 提供者:x
  1. fpga-dds

    0下载:
  2. 本文介绍了dds的原理以及altera公司的fpga器件FLEX10K系列的主要特点,给出了用EPF10K40实现直接数字频率合成器的工作原理、设计思路、电路结构和仿真结果以及功能改进。-This article describes the principles dds and altera fpga device company FLEX10K series of key features, is given with EPF10K4
  3. 所属分类:VHDL编程

    • 发布日期:2024-06-30
    • 文件大小:40960
    • 提供者:贾南
  1. 3

    0下载:
  2. 】文章介绍了用于体育比赛的数字秒表的VHDL 设计, 并基于FPGA 在MAXPLUS2 软件下, 采用ALTRA 公司FLEX10K 系列的EPF10K10LC84- 4 芯片进行了计算机仿真-】 This article introduces digital stopwatch for sports competition in the VHDL design and FPGA-based software in MAXPLUS
  3. 所属分类:VHDL编程

    • 发布日期:2024-06-30
    • 文件大小:50176
    • 提供者:孤星寒
  1. FBASSED_FLEX1L

    0下载:
  2. 一种基于FLEX10K的频率计设计,使用分层设计,顶层文件为为GDF,其余为VHDL代码,有一定的参考价值。 已通过测试。 -Based FLEX10K frequency meter design, using a layered design, top-level document GDF rest VHDL code, there is a certain reference value. Has passed the tes
  3. 所属分类:Windows编程

    • 发布日期:2024-06-30
    • 文件大小:211968
    • 提供者:aixiaoxix
  1. DDS

    0下载:
  2. 利用现场可编程逻辑门阵列FPGA实现直接数字频率合成(DDS)的原理,以及以DDS为核心的信号发生器。探讨DDS技术在FPGA中 的实现方法,提出采用ALTERA公司的FLEX系列FPGA芯片FLEX10K进行直接数字频率合成的VHDL源程序。-The use of field-programmable gate array FPGA to realize the principle of the direct digital freq
  3. 所属分类:其他小程序

    • 发布日期:2024-06-30
    • 文件大小:3424256
    • 提供者:fml

源码中国 www.ymcn.org