搜索资源列表

  1. 38.58

    0下载:
  2. 基于VDHL的38译码器的实现与58分频器的实现 FPGA主芯片:CycloneII EP2C35F672C6-Based on VDHL decoder 38 with the divider 58 to achieve the main FPGA chip: CycloneII EP2C35F672C6
  3. 所属分类:其他小程序

    • 发布日期:2024-11-29
    • 文件大小:4.39mb
    • 提供者:alan
  1. YYPP

    0下载:
  2. 计算机组织与系统结构实验 用一个74182芯片和四个74181芯片构成一个4位逻辑算数运算器,实现平台为Cyclone II EP2C35F672C6-Computer Organization and Architecture Designing for Performance Experiment
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-29
    • 文件大小:259kb
    • 提供者:欧泽林
  1. DE2

    0下载:
  2. FPGA DE2 EP2C35F672C6 开发板原理图、使用手册-FPGA DE2 EP2C35F672C6 development board schematics, user manual
  3. 所属分类:其他小程序

    • 发布日期:2024-11-29
    • 文件大小:53.75mb
    • 提供者:yifeng
  1. CLOCK-ON-ALTERA-DEV-NOARD-RONTEX

    0下载:
  2. 这是我上电子线路设计课程时自己写的数字钟设计的整个工程.网上下载安装quartus II软件后双击clock.sof打开调试.若软件说没有权限,请删除db文件夹后再试. 文件夹中附带我的实验报告,其中详细讲解了我的设计思路\软件架构\可能出现的问题等等. 调试步骤就不讲了,管脚分配请网友自行完成. 开发板 Altera Cyclone II EP2C35F672C6 软件平台 Quartus II 语言 verilo
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-29
    • 文件大小:972kb
    • 提供者:needtobestrong
  1. lab1

    0下载:
  2. 本实验主要练习使用Quartus II 9.1软件进行简单的FPGA 的I/O口实验,实验使用的是DE2开发板,使用芯片为EP2C35F672C6。本次实验的重点是掌握Quartus II 进行系统设计的流程、方法及调试技巧,并对DE2开发板的各个引脚的含义及使用有所了解。-This experiment and practice using the Quartus II 9.1 software is a simple FPGA
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:2024-11-29
    • 文件大小:573kb
    • 提供者:xjnkasndx
  1. mar2010

    0下载:
  2. 基于FPGA的单精度浮点数乘法器设计,本文设计了一个基于FPGA的单精度浮点数乘法器。乘法器为五级流水线结构。设计中采用了改进的带偏移量的冗余Booth3算法和跳跃式Wallace树型结构,减少了部分积的数目,缩短了部分积累加的耗时;提出了对尾数定点乘法运算中Wallace树产生的2个伪和采用部分相加的处理方式,有效地提高了的运算速度;并且加入了对特殊值的处理模块,完善了乘法器的功能。单精度浮点数乘法器在Altera DE2开发板上进行
  3. 所属分类:软件工程

    • 发布日期:2024-11-29
    • 文件大小:586kb
    • 提供者:kudding
  1. serial_commuication

    0下载:
  2. 基于SOPC的串口通讯实验,在DE2开发板上运行通过。芯片为EP2C35F672C6-SOPC-based serial communication experiment, run by the DE2 board. Chip for EP2C35F672C6
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2024-11-29
    • 文件大小:3kb
    • 提供者:吴丹
  1. TIMER_experiment

    0下载:
  2. 基于SOPC的定时器实验,包含整个工程,包括硬件板级调试和C代码,在DE2开发板上运行通过。使用芯片为EP2C35F672C6-SOPC-based timer experiments, contains the entire project, including hardware board-level debugging and C code, and run through in the DE2 board. Chip for E
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2024-11-29
    • 文件大小:10.96mb
    • 提供者:吴丹
  1. sine-function-generator-design

    0下载:
  2. 一个正弦发生器的设计,应用于EP2C35F672C6开发板,仿真环境为Quartus II 9.1 -A sine generator design, based on EP2C35F672C6 board. Simulated in Quartus II 9.1
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-29
    • 文件大小:1.21mb
    • 提供者:xipeng
  1. dianziqin2--lcd

    1下载:
  2. 基于Altera公司的开发板DE2--EP2C35F672C6,制作的电子琴,实现do、re、mi、fa、sol、la、xi、do八个音调,并可选择手动或自动播放,其中手动播放可实现存储与回放。并可实现液晶屏对音符的显示。-Development board based on Altera' s DE2- EP2C35F672C6, making organ, realize do, re, mi, fa, sol, la, xi
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-29
    • 文件大小:3mb
    • 提供者:shuaiwa
  1. DE2_NIOS_HOST_MOUSE_VGA

    0下载:
  2. 本代码为DE2开发板例程源码(EP2C35F672C6),项目基于quartus II 9.0(随板光盘为7.2版本以下,在9.0版以上编译会报错)。本项目实现一个USB画笔功能,通过FPGA控制USB口,USB口接上鼠标,通过XGA口外界显示设备,实现显示设备对鼠标移动轨迹的显示。-In this demonstration, we implement a Paintbrush application by using a USB m
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-29
    • 文件大小:2.43mb
    • 提供者:chenxin
  1. DE2_SD_Card_Audio(quartus-9.0)

    0下载:
  2. 本代码为Altera DE2开发板例程源码(EP2C35F672C6),quartus II 9.0以上版本均可编译(随板光盘为quartus II 7.2版在9.0以上版本上编译会报错)。本工程实现SD的音频播放器,即通过FPGA控制SD卡,读取SD的音频文件,通过WM8731进行播放。-In this demonstration we show how to implement an SD Card Music Player on
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-29
    • 文件大小:9.61mb
    • 提供者:chenxin
  1. DE2_TV

    0下载:
  2. 本代码为Altera DE2开发板例程源码,(FPGA:EP2C35F672C6)quartus II 9.0以上可以编译(随板源码为7.2以下版本,在9.0以上版本编译会报错)。本代码实现一个音视频播放器TV_BOX。-This demonstration plays video and audio input a DVD player using the VGA output and audio CODEC on the DE2
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-29
    • 文件大小:210kb
    • 提供者:chenxin
  1. lcd2

    0下载:
  2. 用于Altera DE2开发板(EP2C35F672C6)的lcd显示源码-lcd for Altera DE2 development board (EP2C35F672C6) display source
  3. 所属分类:汇编语言

    • 发布日期:2024-11-29
    • 文件大小:552kb
    • 提供者:criss

源码中国 www.ymcn.org