搜索资源列表
yuxk2001_优_5-1.0
- 开发环境 iccavr6.0 单片机时钟由pdiusbd12的clkout给出8M 为了回报的每一个无私的开发者,把我的源码共享。 希望你们快乐!! 里面可能还有错误,如果发现请帖到论坛上,最好把解决方案也帖上来,标题为“Atmeag162+k9f5608+pdiusbd12优盘源码” -development environment iccavr6.0 MCU clock by pdiusbd12 clko
yuxk2001_优_5-1.0
- 开发环境 iccavr6.0 单片机时钟由pdiusbd12的clkout给出8M 为了回报的每一个无私的开发者,把我的源码共享。 希望你们快乐!! 里面可能还有错误,如果发现请帖到论坛上,最好把解决方案也帖上来,标题为“Atmeag162+k9f5608+pdiusbd12优盘源码” -development environment iccavr6.0 MCU clock by pdiusbd12 clko
Counter
- 计数器 QuartusⅡ 10进制计数器 CLKIN为时钟输入端,CLR为清零端,Y[3..0]为四位二进制输出(BCD 码形式),CLKOUT为10进制计数器进位输出端 -Counter
generadorfrecuencia
- Frecuenzy generator with the following in and out, Frecuencia : IN STD_LOGIC_VECTOR(3 DOWNTO 0) CLK : IN STD_LOGIC CLKOut : OUT STD_LOGIC-Frecuenzy generator with the following in and out, Frecuencia : IN
cortex-m0-1
- cortex-m0的例子程序,时钟配置和clkout-cortex-m0 example program, clock configuration and clkout
clkout
- MSP430G2231定时器 PWM 中断小例程
Exploring-the-packet-deliveried
- #FUSES INTRC_IO //Internal RC Osc, no CLKOUT #FUSES NOPUT //No Power Up Timer #FUSES MCLR //Master Clear pin enabled #FUSES NOPROTECT //Code not protected reading #FUSES NOCPD //No EE protection #FUSES NOBROWNO
radeonfb
- The output frequency formula for the pll is: clkout = fbdiv refdiv parent vcodiv.
clk-exynos-clkout
- Clock driver for Exynos clock output.
romfs
- Clkout driver for Rockchip RK808.
BEST
- 功能:利用PCF8563T芯片和ZLG7290B芯片来显示时间,能够利用键盘实现时间参数的修改, 修改过程中可以“回显”、“闪烁”、 “容错”,并利用蜂鸣器实现时钟系统的“整点报时” 一、硬件连接 1、ZLG7290B芯片的SDA和SCK分别连接P1.0和P1.1模拟IIC协议,RST_L复位端与P1.7口连接,以 便复位操作 2、P1.6连接蜂鸣器用于整点报时(大约响2s) 3、设定始终芯片CLKOUT输出秒脉
CLK_OUTNuvotoon
- Clock out in Nuvoton controller