搜索资源列表
SG_FPGA
- 2006年电子设计竞赛二等奖,多功能函数、信号发生器核心器件FPGA内部的原理图,主要模块用VHDL代码描述,包括PLL、相位累加器、波形算法和正弦波查找表,可实现0.005Hz~20MHz的多波形信号产生,频率步进值0.005,输出接100MSPS速率的DAC--AD9762-Electronic Design Competition 2006, second prize, multi-function signal generato
AD9762
- AD9762 DAC英文数据手册12-Bit, 100 MSPS+ TxDAC D/A Converter-AD9762 DAC 12-Bit, 100 MSPS+ TxDAC D/A Converter