搜索资源列表
Ilib-1.1.8-min
- IPL库是Intel为了配合其MMX,SSE,SSE2以及将来的VLSW等技术发布的图像处理库 支持1,8,16,位有/无符号,32位有符号,32位浮点类型数据类型。 支持RGB,CMYK,YCACB,YUV,XYZ,色彩空间,支持alpha通道 支持矩形ROI,通道ROI,遮罩 支持分块图像,错误处理,用户定义函数 支持图像数学,几何,滤波,图象统计,色彩空间变换操作。-IPL is the database to
VERcf_fft_1024_8
- 1024点8位FFT的Verilog语言实现-1024-point FFT eight Verilog language
VHDcf_fft_1024_8
- 1024点8位FFT的VHDL语言实现方式,大家可以参考一下。-1024-point FFT eight VHDL way, we can take a look.
cf_fft_2048_18
- 2048点的fft的算法源程序,应用verilog编程实现。-2048 point fft algorithm source code, application programming Verilog.
8-LED_test
- LED屏的八分屏扫描、这个32个点的扫描程序、使用的芯片有MBI5026,74ch123,74ch138-LED screen s eight-screen scanning, the 32-point scanning procedures, the use of the chip have MBI5026, 74ch123, 74ch138
fpgafft
- :文章针对目前数字信号处理中大量采用的快速傅立叶变换[FFT] 算法采用软件编程来处理的应用现状,在对FFT 算法进行 分析的基础上,给出了用FPGA[Field Programmable Gate Array] 实现的8 点32 位FFT 处理器方案,并得到了系统的仿真结果。 最后在Altera 公司FLEX10K系列FPGA 芯片上成功地实现了综合。-Based on the analysis of the FFT algo
8Pointfft
- 8点FFT算法在DSP2407上的应用,对初学FFT的人可能有点启发-8 point FFT mathmetic,apply to TI DSP2407
dft
- verilog语言实在点变换DFT源代码,可以配合软核或者其他CPU进行综合FFT变换,也可以单独使用生成module!-verilog language is point FFT transform source code, can tie in with the soft-core CPU, or other integrated FFT transform, it can be used to generate module!
design
- The verilog implementation of 8-point FFT in verilog. Radix 2 Decimation in Frequency.
Kasturi
- Point of sale system This system will sell goods and give end of the day, month, week, year reports on gross profits and tax collections it uses a dot matrix receipt printer
biwebcorp_v5.8.1_SC_UTF8_Build090829
- php wms 并使全站链接最大只有3层,对搜索引擎非常友好,利于搜索引擎全站收录。BIWEB设计包含了大量的SEO优化模块,用户可针对整个网站每个页面做出不同的 优化调整,可以针对每个页面设置不同的标题,关键字和说明。 BIWEB系统提供自动生成google sitemaps功能,可以直接提交到google去,以便google对网 站进行全站收录 -php wms and to link the large
FFT
- 8 point FFT written in Verilog
64R4SDFpoint_FFT
- 该工程实现了一个64点FFT,verilog编写,采用R4SDF结构,通过Modelsim功能仿真,压缩包里有rtl代码,dc脚本,输出报告。-The project implements a 64-point FFT, verilog compiled by R4SDF structure, through the Modelsim functional simulation, compression bag with rtl cod
FFT8
- FFT8,8点FFT运算,用verilog vhdl 语言编写,可以应用于64点FFT-FFT8, 8 点 FFT computation, using verilog vhdl language, can be applied to 64-point FFT
fft
- vhdl code and verilog code for an 128 point fft processor which has to be executed in xlinx software as needed for course project
udt.sdk.4.8.win32
- udt.4.8 UDT(UDP-based Data Transfer Protocol,简称UDT)是一种互联网数据传输协议。UDT建于UDP之上,并引入新的拥塞控制和数据可靠性控制机制。UDT是面向连接的双向的应用层协议。它同时支持可靠的数据流传输和部分可靠的数据报传输。 由于UDT完全在UDP上实现,它也可以应用在除了高速数据传输之外的其它应用领域,例如点到点技术(P2P),防护墙穿透,多媒体数据传输等等。 UDT由开源软件作者谷
8-p-fft
- 基于FPGA和CORDIC算法的8点FFT-8-point FFT based on FPGA and CORDIC
import-point
- 将TXT中的坐标导入为Shape格式的点文件。-Import TXT coordinates into Shape format point files.
breaking-line-at-intersect-point
- 实现在线交汇处打断于点。lisp源码,在cad命令行打appload加载即可使用-breaking line at intersect point
8-point-pipeline-fft-by-verilog.pdf
- 简单的8位基2 流水 fft verilog-Simple 8 base 2 pipelined fft verilog