搜索资源列表

  1. shuziluoji

    0下载:
  2. 数字逻辑课程设计,基于EWB软件设计一个数字电子时钟,要求能实现十二进制和二十四禁止的转换,有秒时分的显示,用74160实现的-Digital logic design, EWB-based software to design a digital electronic clock, the requirements to achieve 10 and 24 the prohibition of binary conversion, t
  3. 所属分类:教育/学校应用

    • 发布日期:2024-11-27
    • 文件大小:85kb
    • 提供者:xxj
  1. gongnengbiao

    0下载:
  2. 用74160构成十进制计数器,其中74160芯片的功能表-Constitutes a decimal counter with 74160, including 74160 chip menu
  3. 所属分类:其他小程序

    • 发布日期:2024-11-27
    • 文件大小:77kb
    • 提供者:依韵
  1. v74160

    0下载:
  2. This file is the implementation of 74160 in VHDL codes and can be synthesized.
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-27
    • 文件大小:150kb
    • 提供者:HM
  1. cont10_v.sym

    0下载:
  2. 十进制计数器既可采用QuartusII的宏元件74160,也可用VHDL语言设计。在项目编译仿真成功后,将设计的十进制计数器电路设置成可调用的元件cont10_v.sym,用于4位十进制计数器的顶层设计。-Decimal counter can use QuartusII macro components 74160, also available VHDL language design. After the success of t
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-27
    • 文件大小:1kb
    • 提供者:常云飞
  1. 18073609

    0下载:
  2. 利用两片74160制成的24/12进制计数器,可以作为数字钟的一部分-Made use of two 74 160 24/12 binary counter, digital clock can be used as part of
  3. 所属分类:软件工程

    • 发布日期:2024-11-27
    • 文件大小:309kb
    • 提供者:郑浩
  1. FPGA_JOW74160

    0下载:
  2. 本设计使用了74160期间设计数字钟,并对该设计进行波形仿真,使用QUARTUS ii 设计软件,对于用单元逻辑器件设计数字钟有帮助-This design uses 74160 period design digital clock, and the design of waveform simulation, the use of II QUARTUS design software, the design of the digit
  3. 所属分类:VHDL编程

    • 发布日期:2024-11-27
    • 文件大小:456kb
    • 提供者:li

源码中国 www.ymcn.org